ピーク性能指標 (理論上) - 1.2 日本語

Versal ACAP 向け DPUCVDX8G 製品ガイド (PG389)

Document ID
PG389
Release Date
2022-06-24
Version
1.2 日本語

次の表は、15 のアーキテクチャでの DPUCVDX8G の論理上のピーク性能を示しています。これらの指標は、PL 周波数 333MHz、AIE 周波数 1.25GHz を想定しています。

表 1. DPUCVDX8G の論理上のピーク性能
アーキテクチャ 論理上のピーク性能 (TOPS)
C32B1CU1L2S2 10.24
C32B1CU2L2S2 20.48
C32B1CU3L2S2 30.72
C32B2CU1L2S2 20.48
C32B3CU1L2S2 30.72
C32B4CU1L2S2 40.96
C32B5CU1L2S2 51.20
C32B6CU1L2S2 61.44
C64B1CU1L2S2 20.48
C64B1CU2L2S2 40.96
C64B1CU3L2S2 61.44
C64B2CU1L2S2 40.96
C64B3CU1L2S2 61.44
C64B4CU1L2S2 81.92
C64B5CU1L2S2 102.4
  1. シングル AI エンジン コアで 1 クロック サイクルあたりのピーク OPS は 256 です。したがって、理論上のピーク性能は、256 * CPB_N * BATCH_N * CU_N * AIE 周波数で計算されます。

    CPB_N = バッチ ハンドラーあたりの AI エンジン コア数 (C64)

    BATCH_N = 最大バッチ サイズ (B5)

    CU_N = 特定 DPU アーキテクチャの CU 数 (1)

    例: C64B5CU1L2S2

    ピーク TOPS = 256 * 64 * 5 * 1 * 1.25 GHz

    ピーク TOPS = 102.4