この資料に関連する設計プロセス - 2.5 日本語

Vitis AI ユーザー ガイド (UG1414)

Document ID
UG1414
Release Date
2022-06-15
Version
2.5 日本語

ザイリンクスの資料は、開発タスクに関連する内容を見つけやすいように、標準設計プロセスに基づいて構成されています。 Versal® ACAP デザイン プロセスのデザイン ハブおよびデザイン フロー アシスタントは、ザイリンクス ウェブサイトからアクセスできます。この資料では、次の設計プロセスについて説明します。

機械学習とデータ サイエンス
Caffe、Pytorch、TensorFlow、またはその他のよく使用されるフレームワークから機械学習モデルを Vitis™ AI にインポートし、その効果を最適化および評価します。 この設計プロセスに該当するトピックは、次のとおりです。
エンベデッド ソフトウェア開発
ハードウェア プラットフォームからソフトウェア プラットフォームを作成し、エンベデッド CPU を使用してアプリケーションを開発します。XRT および Graph API も含まれます。 この設計プロセスに該当するトピックは、次のとおりです。
ハードウェア、IP、プラットフォーム開発
ハードウェア プラットフォーム用の PL IP ブロックの作成、PL カーネルの作成、論理シミュレーション、および Vivado® タイミング、リソース使用、消費電力クロージャの評価を実行します。システム統合用のハードウェア プラットフォームの開発も含まれます。 この設計プロセスに該当するトピックは、次のとおりです。
システムの統合と検証
システムを統合し、タイミング、リソース使用、消費電力クロージャを含むシステムの機能的なパフォーマンスを検証します。 この設計プロセスに該当するトピックは、次のとおりです。