Power Design Manager のリソース タブ - 2021.1 日本語

Power Design Manager ユーザー ガイド (UG1556)

Document ID
UG1556
Release Date
2021-06-16
Version
2021.1 日本語

デザインに必要なクロックを入力したら、残りのリソースを見積もる必要があります。PDM では、Estimation セクションの下に使用可能なリソースが表示されます。

図 1. Power Design Manager のリソース

電源/消費電力ヒント: すばやく目的の表を表示するには、> アイコンで各タブを展開し、リストから選択します。たとえば、VCU をクリックして選択すると、自動的に [PS & VCU] タブにジャンプして VCU の表が表示されます。

PDM は、リソースを次のカテゴリに分類します。

[PS & VCU]
これは、Mali 400 MP GPU を搭載したクワッド コアの Arm® Cortex-A53 およびデュアル コアの Arm Cortex®-R5F を含む MPSoC Processing Subsystem (PS) を備えたプロセシング サブシステムを示します。このタブでは、VCD (Video Codec Unit) およびシステム モニターを設定できます。
[Clock]
上記で説明したように、外部クロックと内部クロック、および使用される PLL と MMCM を入力できます。このタブで生成されたクロックは、すべてほかのタブからも選択でき、クロック ファンアウトが確実になるので、消費電力の見積もりが正確になります。
[Logic]
このタブでは、ロジック リソースの使用率とトグル レートを入力できます。使用可能な K26 SOM リソースと使用状況が [Utilization] の表に表示されます。
図 2. [Logic] タブ

[Block RAM and URAM]
ブロック RAM と URAM の使用率を入力できます。
[DSP]
K26 SOM には、最大 1248 個の DSP スライスが用意されています。ここには、使用率とクロック レート、およびトグルを入力できます。
[I/O]
[I/O] タブには、プロセッシング サブシステム (DDR4、PSMIO、および GTR) と PL (PL IO および GTH) の両方から使用可能なすべてのインターフェイスがリストされます。Power Summary & Utilization の表は、デザインが K26 SOM の制限内に収まるように、Kria K26 SOM と 2 x 240 ピン コネクタに基づいて使用可能なインターフェイスを示します。
図 3. IO の消費電力サマリと使用率

プログラマブル ロジック (PL) I/O には、Kria K26 SOM により 6 つのバンクに 3 倍の HD と 3 倍の HP へのアクセスが提供されます。PDM では、これらの各バンクの VCCO 電圧と、選択した VCCO 電圧に対応するサポートされる I/O 規格の両方を選択できます。

図 4. IO のプログラマブル ロジック

前の画像は、HDC VCCO に入力された 1.8V に基づいて、1.8V IOSTANDARD のみを選択できることを示しています。PL I/O 用に見積もられた消費電力は、キャリア カードの電流および電圧要件としても反映されます (ユーザーがこれらの VCCO を提供する必要があるため)。VCCO 電圧範囲も表示されます。

図 5. 電圧および電流の要件

[Hard Blocks]
このタブでは、PCIe 設定を定義できます。
図 6. PCIe ブロックの消費電力見積り
電源/消費電力ヒント: ドロップダウンで選択可能なオプションの場合、セルで Delete キーを 2 回押すと、デフォルトの状態にリセットされます。