JTAG ハードウェア協調シミュレーション ブロックのブロック パラメーター - 2022.1 日本語

Vitis Model Composer ユーザー ガイド (UG1483)

Document ID
UG1483
Release Date
2022-05-26
Version
2022.1 日本語

Simulink モデルでブロックのアイコンをダブルクリックすると、JTAG ハードウェア協調シミュレーション ブロックのブロック パラメーター ダイアログ ボックスが開きます。

ブロックに特化したパラメーターには次のものがあります。

Basic タブ

Has combinational path: 回路に組み合わせパスがある場合は、オンにします。クロック イベントなしに入力から出力へ変化が伝搬するのが組み合わせパスです。このパスには、ラッチ、フリップフロップ、またはレジスタはありません。オンにすると、Model Composer でデザインへのクロック供給前、および入力の書き込み直後に、出力が読み出されます。これにより、ハードウェア協調シミュレーション ブロックから Simulink モデルまでの組み合わせパスでの値の変更が正しく伝搬されるようになります。

Bitstream file: FPGA コンフィギュレーション ビットストリームを指定します。デフォルトで、このフィールドには、System Generator トークンから前回実行された Generate 中に Model Composer により生成されたビットストリームへのパスが含まれます。

Advanced タブ

Skip device configuration: オンにすると、コンフィギュレーション ビットストリームが FPGA または SoC には読み込まれません。別のプログラム (Vivado ハードウェア マネージャーや Vivado ロジック解析など) がデバイスを設定している場合に、このオプションを使用できます。

Display Part Information: ハードウェア協調シミュレーション ブロックの中央のデバイスのパーツ情報の表示を切り替えます (たとえば、Kintex デバイスの場合は「xc7k325tffg900-2」と表示)。

Cable タブ

Cable Settings

Type
現在のところ、このパラメーターは Auto Detect にのみ設定できます。Model Composer は自動的にケーブル タイプを検出します。