Vivado では、Verilog、VHDL、EDIF、NGC フォーマットのコア、SDC、XDC、DCP デザイン チェックポイント、Tcl 制約ファイル、およびシミュレーション テストベンチなど、さまざまなデザイン ソースを追加できます。これらのファイルは、[Sources] ウィンドウの下部にあるタブ ([Hierarchy]、[Libraries]、または [Compile Order]) を使用して、さまざまな方法で保存できます。
重要:
Vivado Design Suite では、NGC フォーマットのファイルは
UltraScale™
デバイス用にサポートされていません。Vivado Design Suite で IP を再生成し、ネイティブ出力ファイルを使用することをお勧めします。NGC ファイルは NGC2EDIF コマンドで EDIF に変換してインポートすることもできますが、ただし、ザイリンクスでは、今後は XST で生成された NGC フォーマットではなく Vivado のネイティブ IP を使用することを勧めします。
Vivado IDE には、RTL ソース、制約ファイル、Tcl スクリプトを作成および開発するため、コンテキストが認識されるテキスト エディターが含まれています。また、サードパーティのテキスト エディターを使用するよう、Vivado IDE を設定することも可能です。Vivado ツールの設定に関する詳細は、 『Vivado Design Suite ユーザー ガイド: Vivado IDE の使用』 (UG893) を参照してください。