手順 2: Vivado プロジェクトへの IBERT コアの追加 - 2022.1 日本語

Vivado Design Suite チュートリアル: プログラムおよびデバッグ (UG936)

Document ID
UG936
Release Date
2022-05-20
Version
2022.1 日本語
  1. Flow Navigator で IP Catalog をクリックします。

    IP カタログが開きます。



  2. IP カタログの [Search] フィールドに「IBERT」と入力して、IBERT 7 series GTX IP を検索します。

  3. IBERT 7 series GTX IP をダブルクリックします。IBERT をカスタマイズする GUI が開きます。
  4. [Customize IP] ダイアログ ボックスの [Protocol Definition] タブで次のオプションを選択します。
    1. [Component Name] フィールドにコンポーネント名を入力します。この場合は、デフォルト名の ibert_7series_gtx_0 をそのまま使用します。
    2. [Silicon Verion] で [General ES/Production] が選択されていることを確認します。
    3. [Number of Protocols] が 1 に設定されていることを確認します。
    4. [LineRate (Gb/s)] を 8 に変更します。
    5. [DataWidth] を 40 に変更します。
    6. [Refclk (MHz)] を 125 に変更します。
    7. [Quad Count] が 2 に設定されていることを確認します。
    8. [Quad PLL] チェック ボックスがオンになっていることを確認します。

  5. [Protocol Selection] タブでは、次を変更します。
    1. GTX ロケーション QUAD_117 に対しては、[Protocol Selected] 列のプルダウン メニューから Custom 1 / 8 Gbps を選択します。これで [Refclk Selection] が自動的に [MGTREFCLK0 117] になり、[TXUSRCLK Source] が [Channel 0] になるはずです。
    2. GTX ロケーション QUAD_118 に対しては、次のように設定します。
      1. [Protocol Selected] 列のプルダウン メニューから Custom 1 / 8 Gbps を選択します。
      2. [Refclk Selection] で値を [MGTREFCLK0 117] に変更します。
      3. [TXUSRCLK Source] で値を [Channel 0] に変更します。

  6. Clock Settings tab をクリックして、QUAD_117 および QUAD_118 の両方に対して次のように変更します。
    1. [Source] 列の値はデフォルトの [External] のままにします。
    2. [I/O Standard] を [DIFF SSTL15] に変更します。
    3. [P Package Pin] を [AD12] に変更します。
    4. [N Package Pin] を [AD11] に変更します。
    5. [Frequency (MHz)] 列の値はデフォルトの [200.00] のままにします。

  7. [Summary] タブをクリックし、内容が次の図と同じであることを確認してから、OK をクリックします。

  8. [Generate Output Products] ダイアログ ボックスが表示されたら、Generate をクリックします。

  9. [Sources] ウィンドウで IP を右クリックし、Open IP Example Design をクリックします。

  10. [Open IP Example Design] ダイアログ ボックスで、プロジェクト ディレクトリの場所を指定します。[Overwrite existing example project] チェック ボックスがオンになっていることを確認し、OK をクリックします。
    注記: Vivado® IDE の新しいインスタンスに新しいサンプル デザインが開きます。