RS-FEC 功能描述 - 3.2 简体中文

40G/50G High Speed Ethernet 子系统 v3.2 产品指南 (PG211)

Document ID
PG211
Release Date
2021-02-04
Version
3.2 简体中文

50G 子系统 RS-FEC 功能可根据 50G FEC(基于 IEEE 802.3 第 91 条的以太网联盟 Schedule 3 规范)提供纠错功能。

该功能需按 IEEE 802.3 表 82-3 中的定义,插入 PCS 对齐标记。PCS 对齐标记间的字数为 20,480。

可通过使能信号绕过 RS-FEC 功能。这将绕过 RS-FEC 功能并将 PCS 直接连接到收发器,好处是可降低时延。请参阅 50G IEEE 802.3 Reed-Solomon Forward Error Correction LogiCORE IP 产品指南(PG234)(需注册),以了解各种旁路模式下的最新时延性能数据。

有以下功能旁路模式可供选择。

  • FEC Bypass Correction:解码器执行错误检测,但不纠错(请参阅 IEEE 802.3 标准第 91.5.3.3 条 [Ref 1])。在此模式下可降低时延。
  • FEC Bypass Indication:在此模式下,执行数据纠错,但无错误指示。在此模式下会生成额外信号 rx_hi_ser 用于降低无法检测到包中错误的可能性。RS 解码器会计算在代码字的非重叠块中检测到的符号错误的数量(请参阅 IEEE 802.3 标准第 91.5.3.3 条 [Ref 1])。在此模式下可降低时延。
  • Decoder Bypass:当纠错旁路和错误指示处于旁路模式下时,可通过将“IEEE Error indication”设置为“Low”来绕过 RS 解码器。