下表列出了适用于 40G/50G 子系统的所有端口,包括用于 name_hsec_cores 层级上可选特性的端口。在 xci 顶层层级,端口进行了一些更改以包含例化的收发器核和其它共享逻辑。如需了解有关 XCI 层级端口列表的描述,请参阅 设计示例 的“核 xci 顶层端口列表”。如需了解有关其它端口的描述,请参阅“PCS 变体”以及“自动协商 (AN) 和链路训练 (LT)”。
下图显示了层级块之间的关系,并且展示了不同块在信号方面的差异。
注释: 在生成可选的 AXI4-Lite 寄存器时,其中一些端口可通过相应的寄存器(而非宽边总线)来访问。
图 1. 端口列表层级
以下小节描述了这些端口。VL_LANES 参数为 4,LANES 参数则是 2 (50 Gb/s) 和 4 (40 Gb/s)。对于 GTM,请参阅 适用于 GTM 的 SerDes 数据映射。