名称 | 大小 | I/O | 描述 |
---|---|---|---|
gtwiz_loopback_* | 3 | 输出 | 来自 AXI4-Lite 寄存器映射的 GT 环回输出信号。请参阅相应的 GT 用户指南。 在“GT Selection and Configuration”选项卡下选中Include GT subcore in example design选项并在“Configuration”选项卡下选中 AXI4-Lite 接口时,此端口可用。 注释: 在 bd 设计中,您需要手动连接此信号。
|
gtwiz_tx_rate_* | 8 | 输出 | 可从 AXI4-Lite 寄存器映射中选择 GT TX 线速率。请参阅相应的 GT 用户指南。 在“GT Selection and Configuration”选项卡下选中Include GT subcore in example design选项并在“Configuration”选项卡下选中 AXI4-Lite 接口时,此端口可用。 |
gtwiz_rx_rate_* | 8 | 输出 | 可从 AXI4-Lite 寄存器映射中选择 GT TX 线速率。请参阅相应的 GT 用户指南。 在“GT Selection and Configuration”选项卡下选中Include GT subcore in example design选项并在“Configuration”选项卡下选中 AXI4-Lite 接口时,此端口可用。 |
tx_serdes_data_core0_lane0_out | 128 | 输出 | 从核到 Lane0 GT 的 TX 数据输出信号(对于 50G,有效位是下 64 位,对于 40G,有效位是下 32 位。) |
tx_serdes_data_core0_lane1_out | 128 | 输出 | 从核到 Lane1 GT 的 TX 数据输出信号(对于 50G,有效位是下 64 位,对于 40G,有效位是下 32 位。) |
tx_serdes_data_core0_lane2_out | 128 | 输出 | 从核到 Lane2 GT 的 TX 数据输出信号(对于 40G,有效位是下 32 位。) 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_serdes_data_core0_lane3_out | 128 | 输出 | 从核到 Lane3 GT 的 TX 数据输出信号(对于 40G,有效位是下 32 位。) 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_serdes_header_core0_lane0_out | 6 | 输出 | 从核到 Lane0 GT 的 TX 报头输出信号 |
tx_serdes_header_core0_lane1_out | 6 | 输出 | 从核到 Lane1 GT 的 TX 报头输出信号 |
tx_serdes_header_core0_lane2_out | 6 | 输出 | 从核到 Lane2 GT 的 TX 报头输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_serdes_header_core0_lane3_out | 6 | 输出 | 从核到 Lane3 GT 的 TX 报头输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_data_core0_lane0_in | 128 | 输入 | 从 GT 到 Lane0 核的 RX 数据输入信号(对于 50G,有效位是下 64 位,对于 40G,有效位是下 32 位。) |
rx_serdes_data_core0_lane1_in | 128 | 输入 | 从 GT 到 Lane1 核的 RX 数据输入信号(对于 50G,有效位是下 64 位,对于 40G,有效位是下 32 位。) |
rx_serdes_data_core0_lane2_in | 128 | 输入 | 从 GT 到 Lane2 核的 RX 数据输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_data_core0_lane3_in | 128 | 输入 | 从 GT 到 Lane3 核的 RX 数据输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_header_core0_lane0_in | 6 | 输入 | 从 GT 到 Lane0 核的 RX 报头输入信号 |
rx_serdes_header_core0_lane1_in | 6 | 输入 | 从 GT 到 Lane1 核的 RX 报头输入信号 |
rx_serdes_header_core0_lane2_in | 6 | 输入 | 从 GT 到 Lane2 核的 RX 报头输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_header_core0_lane3_in | 6 | 输入 | 从 GT 到 Lane3 核的 RX 报头输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_serdes_seq_core0_lane0_out | 6 | 输出 | 从核到 Lane0 GT 的 TX 序列输出信号 |
tx_serdes_seq_core0_lane1_out | 6 | 输出 | 从核到 Lane1 GT 的 TX 序列输出信号 |
tx_serdes_seq_core0_lane2_out | 6 | 输出 | 从核到 Lane2 GT 的 TX 序列输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_serdes_seq_core0_lane3_out | 6 | 输出 | 从核到 Lane3 GT 的 TX 序列输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_headervalid_core0_lane0 | 2 | 输入 | 从 GT 到 Lane0 核的 RX 报头有效输入信号 |
rx_serdes_headervalid_core0_lane1 | 2 | 输入 | 从 GT 到 Lane1 核的 RX 报头有效输入信号 |
rx_serdes_headervalid_core0_lane2 | 2 | 输入 | 从 GT 到 Lane2 核的 RX 报头有效输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_headervalid_core0_lane3 | 2 | 输入 | 从 GT 到 Lane3 核的 RX 报头有效输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_datavalid_core0_lane0 | 2 | 输入 | 从 GT 到 Lane0 核的 RX 数据有效输入信号 |
rx_serdes_datavalid_core0_lane1 | 2 | 输入 | 从 GT 到 Lane1 核的 RX 数据有效输入信号 |
rx_serdes_datavalid_core0_lane2 | 2 | 输入 | 从 GT 到 Lane2 核的 RX 数据有效输入信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用 |
rx_serdes_datavalid_core0_lane3 | 2 | 输入 | 从 GT 到 Lane3 核的 RX 数据有效输入信号。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_bitslip_core0_lane0 | 1 | 输出 | 从核到 Lane0 GT 的 RX 变速箱输出信号 |
rx_serdes_bitslip_core0_lane1 | 1 | 输出 | 从核到 Lane1 GT 的 RX 变速箱输出信号 |
rx_serdes_bitslip_core0_lane2 | 1 | 输出 | 从核到 Lane2 GT 的 RX 变速箱输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_serdes_bitslip_core0_lane3 | 1 | 输出 | 从核到 Lane3 GT 的 RX 变速箱输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_tx_resetdone_0 | 1 | 输入 | 从 GT 到核的 TX 主控制器复位完成信号用于指示 lane0 状态 |
mst_rx_resetdone_0 | 1 | 输入 | 从 GT 到核的 RX 主控制器复位完成信号用于指示 lane0 状态 |
mst_tx_resetdone_1 | 1 | 输入 | 从 GT 到核的 TX 主控制器复位完成信号用于指示 lane1 状态 |
mst_rx_resetdone_1 | 1 | 输入 | 从 GT 到核的 RX 主控制器复位完成信号用于指示 lane1 状态 |
mst_tx_resetdone_2 | 1 | 输入 | 从 GT 到核的 TX 主控制器复位完成信号用于指示 lane2 状态 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_rx_resetdone_2 | 1 | 输入 | 从 GT 到核的 RX 主控制器复位完成信号用于指示 lane2 状态 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_tx_resetdone_3 | 1 | 输入 | 从 GT 到核的 TX 主控制器复位完成信号用于指示 lane3 状态 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_rx_resetdone_3 | 1 | 输入 | 从 GT 到核的 RX 主控制器复位完成信号用于指示 lane3 状态 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_pma_resetdone_0 | 1 | 输入 | 从 GT 到核的 TX PMA 复位完成信号用于指示 lane0 状态 |
rx_pma_resetdone_0 | 1 | 输入 | 从 GT 到核的 RX PMA 复位完成信号用于指示 lane0 状态 |
tx_pma_resetdone_1 | 1 | 输入 | 从 GT 到核的 TX PMA 复位完成信号用于指示 lane1 状态 |
rx_pma_resetdone_1 | 1 | 输入 | 从 GT 到核的 RX PMA 复位完成信号用于指示 lane1 状态 |
tx_pma_resetdone_2 | 1 | 输入 | 从 GT 到核的 TX PMA 复位完成信号用于指示 lane2 状态。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_pma_resetdone_2 | 1 | 输入 | 从 GT 到核的 RX PMA 复位完成信号用于指示 lane2 状态。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
tx_pma_resetdone_3 | 1 | 输入 | 从 GT 到核的 TX PMA 复位完成信号用于指示 lane3 状态。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_pma_resetdone_3 | 1 | 输入 | 从 GT 到核的 RX PMA 复位完成信号用于指示 lane3 状态。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_tx_reset_0 | 1 | 输出 | 从核到 Lane0 GT 的 TX 主控制器复位输出信号 |
mst_rx_reset_0 | 1 | 输出 | 从核到 Lane0 GT 的 RX 主控制器复位输出信号 |
mst_tx_reset_1 | 1 | 输出 | 从核到 Lane1 GT 的 TX 主控制器复位输出信号 |
mst_rx_reset_1 | 1 | 输出 | 从核到 Lane1 GT 的 RX 主控制器复位输出信号 |
mst_tx_reset_2 | 1 | 输出 | 从核到 Lane2 GT 的 TX 主控制器复位输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_rx_reset_2 | 1 | 输出 | 从核到 Lane2 GT 的 RX 主控制器复位输出信号。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_tx_reset_3 | 1 | 输出 | 从核到 Lane3 GT 的 TX 主控制器复位输出信号。 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
mst_rx_reset_3 | 1 | 输出 | 从核到 Lane3 GT 的 RX 主控制器复位输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用 |
txuserrdy_out_0 | 1 | 输出 | 从核(复位接口 IP)到 Lane0 GT 的 TX 用户就绪输出信号 |
rxuserrdy_out_0 | 1 | 输出 | 从核(复位接口 IP)到 Lane0 GT 的 RX 用户就绪输出信号 |
txuserrdy_out_1 | 1 | 输出 | 从核(复位接口 IP)到 Lane1 GT 的 TX 用户就绪输出信号 |
rxuserrdy_out_1 | 1 | 输出 | 从核(复位接口 IP)到 Lane1 GT 的 RX 用户就绪输出信号 |
txuserrdy_out_2 | 1 | 输出 | 从核(复位接口 IP)到 Lane2 GT 的 TX 用户就绪输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rxuserrdy_out_2 | 1 | 输出 | 从核(复位接口 IP)到 Lane2 GT 的 RX 用户就绪输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
txuserrdy_out_3 | 1 | 输出 | 从核(复位接口 IP)到 Lane3 GT 的 TX 用户就绪输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rxuserrdy_out_3 | 1 | 输出 | 从核(复位接口 IP)到 Lane3 GT 的 RX 用户就绪输出信号 仅当核速度为 40G 或者在“Configuration”选项卡下选中“Runtime switchable”选项时,此端口才可用。 |
rx_resetdone_out_0 | 1 | 输出 | 从核到设计示例的 RX 用户就绪输出信号 |
tx_resetdone_out_0 | 1 | 输出 | 从核到设计示例的 TX 用户就绪输出信号 |
mst_rx_dp_reset_* | 1 | 输出 | 从 gt 复位 ip 到核的 RX 复位输出信号(仅限 Versal 器件)。 |
mst_tx_dp_reset_* | 1 | 输出 | 从 gt 复位 ip 到核的 TX 复位输出信号(仅限 Versal 器件)。 |