The following table is an example showing the pin mapping for x4 DDR4 registered DIMMs between the memory data sheet and the XDC.
Memory Data Sheet | DDR4 SDRAM XDC |
---|---|
DQ[63:0] | DQ[63:0] |
CB3 to CB0 | DQ[67:64] |
CB7 to CB4 | DQ[71:68] |
DQS0 | DQS[0] |
DQS1 | DQS[2] |
DQS2 | DQS[4] |
DQS3 | DQS[6] |
DQS4 | DQS[8] |
DQS5 | DQS[10] |
DQS6 | DQS[12] |
DQS7 | DQS[14] |
DQS8 | DQS[16] |
DQS9 | DQS[1] |
DQS10 | DQS[3] |
DQS11 | DQS[5] |
DQS12 | DQS[7] |
DQS13 | DQS[9] |
DQS14 | DQS[11] |
DQS15 | DQS[13] |
DQS16 | DQS[15] |
DQS17 | DQS[17] |