TRAN_INGRESS_DST_BASE_HI (AXIPCIE_INGRESS) Register

Zynq UltraScale+ Devices Register Reference (UG1087)

Document ID
UG1087
Release Date
2024-03-13
Revision
1.10

TRAN_INGRESS_DST_BASE_HI (AXIPCIE_INGRESS) Register Description

Register NameTRAN_INGRESS_DST_BASE_HI
Offset Address0x000000001C
Absolute Address 0x00FD0E081C (AXIPCIE_INGRESS0)
0x00FD0E083C (AXIPCIE_INGRESS1)
0x00FD0E085C (AXIPCIE_INGRESS2)
0x00FD0E087C (AXIPCIE_INGRESS3)
0x00FD0E089C (AXIPCIE_INGRESS4)
0x00FD0E08BC (AXIPCIE_INGRESS5)
0x00FD0E08DC (AXIPCIE_INGRESS6)
0x00FD0E08FC (AXIPCIE_INGRESS7)
Width32
TyperwNormal read/write
Reset Value0x00000000
DescriptionIngress AXI Translation - Destination Address High

TRAN_INGRESS_DST_BASE_HI (AXIPCIE_INGRESS) Register Bit-Field Summary

Field NameBitsTypeReset ValueDescription
ingress_dst_base_hi31:0rwNormal read/write0x0ingress_dst_base[63:32].