TRAN_INGRESS_SRC_BASE_LO (AXIPCIE_INGRESS) Register

Zynq UltraScale+ Devices Register Reference (UG1087)

Document ID
UG1087
Release Date
2024-03-13
Revision
1.10

TRAN_INGRESS_SRC_BASE_LO (AXIPCIE_INGRESS) Register Description

Register NameTRAN_INGRESS_SRC_BASE_LO
Offset Address0x0000000010
Absolute Address 0x00FD0E0810 (AXIPCIE_INGRESS0)
0x00FD0E0830 (AXIPCIE_INGRESS1)
0x00FD0E0850 (AXIPCIE_INGRESS2)
0x00FD0E0870 (AXIPCIE_INGRESS3)
0x00FD0E0890 (AXIPCIE_INGRESS4)
0x00FD0E08B0 (AXIPCIE_INGRESS5)
0x00FD0E08D0 (AXIPCIE_INGRESS6)
0x00FD0E08F0 (AXIPCIE_INGRESS7)
Width32
TypemixedMixed types. See bit-field details.
Reset Value0x00000000
DescriptionIngress AXI Translation - Source Address Low

TRAN_INGRESS_SRC_BASE_LO (AXIPCIE_INGRESS) Register Bit-Field Summary

Field NameBitsTypeReset ValueDescription
ingress_src_base_lo31:12rwNormal read/write0x0ingress_src_base[31:12].
Reserved11:0roRead-only0x0