説明

76893 - Versal の デザインアドバイザリ: JTAG TDO

Release Date
2023-03-09
Revision
1.0 日本語

「76889 - Versal HDIO/MIO: 3.3V または 2.5V で電源供給される場合、トライステートの使用時に、データとトライステート間にレース コンディションが発生する可能性がある」は、Versal ACAP についてのデザイン アドバイザリで、トライステート制御変更時の MIO および HDIO 要件について説明しています。


この記事では、JTAG TDO のユース ケースについて説明します。

VCCO_503 が 3.3V または 2.5V の場合、JTAG TDO_503 はトライステートとデータ間のレース コンディションの影響を受けることがあります。

その結果、TDO 出力でエラーが発生し、プログラマブル ロジック (PL) の 1 の LSB ビット値を駆動できない可能性があります。プロセッシング サブシステム (PS) の Arm DAP と PL BYPASS データ 出力機能は、この問題の影響を受けません。