PCB デザインのチェックリスト

Versal ACAP GTY および GTYP トランシーバー アーキテクチャ マニュアル (AM002)

Document ID
AM002
Release Date
2021-05-05
Revision
1.2 日本語

次の図に、GTY トランシーバーの PCB 回路図およびレイアウトを設計、評価する際のチェック項目を示します。

表 1. GTY トランシーバーの PCB デザインのチェックリスト
ピン 推奨
MGTREFCLK0P

MGTREFCLK0N

MGTREFCLK1P

MGTREFCLK1N

入力として設定する場合:
  • AC カップリング キャパシタを使用してオシレーターへ接続します。
  • AC カップリング キャパシタの場合、基準クロックのインターフェイス を参照してください。
  • 基準クロック オシレーターの出力は、これら入力ピンの最小および最大振幅値に従う必要があります。Versal ACAP のデータシート を参照してください。

出力として設定する場合:

  • AC カップリング キャパシタを使用して受信デバイスへ接続します。
  • AC カップリング キャパシタの場合、0.01µF を使用します。
  • 出力信号の特性については、Versal ACAPのデータシート を参照してください。
  • 基準ピンが使用されていない場合、それに関連するピン ペアを未接続のままにします。ただし、IBUFDS_GTE5 がデザインにインスタンシエートされているにもかかわらず使用されていない場合は、関連するピン ペアを GND に接続する必要があります。
CH[0/1/2/3]_GTYRXP

CH[0/1/2/3]_GTYRXN

CH[0/1/2/3]_GTYPRXP

CH[0/1/2/3]_GTYPRXN

  • AC カップリング キャパシタを使用してトランスミッターへ接続します。AC カップリング キャパシタの推奨値は 100nF です。
  • レシーバー データ トレースには、隣接する信号からのクロストークを排除するのに十分な間隔が必要です。
  • レシーバーをどの条件でも使用しない場合、それに関連するピン ペアを GND へ接続します。
  • レシーバーをある条件では使用せず接続しないが、その他の条件では接続して使用する可能性がある場合、レシーバーが使用されない条件では、Versal ACAP デザイン内に GTY トランシーバーをインスタンシエートしないようにするか、GTY トランシーバーをインスタンシエートする場合は RXPD[1:0] を 2'b11 に設定します。
  • 詳細は、RX アナログ フロント エンド を参照してください。
CH[0/1/2/3]_GTYTXP

CH[0/1/2/3]_GTYTXN

CH[0/1/2/3]_GTYPTXP

CH[0/1/2/3]_GTYPTXN

  • トランスミッターは、AC カップリングを用いてレシーバーへ接続する必要があります。AC カップリング キャパシタの推奨値は 100nF です。
  • トランスミッター データ トレースには、隣接する信号からのクロストークを排除するのに十分な間隔が必要です。
  • トランスミッターが使用されていない場合、それに関連するピン ペアを未接続のままにします。
MGTAVTTRCAL
  • GTY_AVTT へ接続し、MGTRREF にも接続される 100Ω 抵抗へ接続します。類似するトレースの形状を使用し、抵抗およびこのピン間を接続します。また、抵抗のその他のピンから MGTRREF への接続にも使用します。また、PCB トレースの DC 抵抗を 0.5Ω 未満に制限する必要があります。
  • 終端抵抗キャリブレーション回路 を参照してください。
  • どのクワッドでも PSG 全体が使用されていない場合は、MGTAVTTRCAL をグランドに接続します。
MGTRREF
  • MGTAVTTRCAL にも接続される 100Ω 抵抗へ接続します。抵抗とこのピンの接続および抵抗のもう 1 本のピンから MGTAVTTRCAL への接続には同じトレース ジオメトリを使用してください。また、PCB トレースの DC 抵抗を 0.5Ω 未満に制限する必要があります。
  • 終端抵抗キャリブレーション回路 を参照してください。
  • どのクワッドでも PSG 全体が使用されていない場合は、MGTRREF をグランドに接続します。
GTY_AVCC
  • 公称電圧は、0.88 VDC です。
  • 電源電圧の許容誤差については、Versal ACAP のデータシート を参照してください。
  • この電圧に対応する電圧レギュレータは、トランシーバー以外の負荷と共有できません。
  • 多くのパッケージには、その内部に GTY_AVCC 用の電源接続グループが複数あります。各パッケージにおけるピン位置の詳細は、 『Versal ACAP パッケージおよびピン配置アーキテクチャ マニュアル』 (AM013: 英語版日本語版) を参照してください。
  • 最適な性能を実現するため、電源ノイズは 10mVpp 未満に抑える必要があります。
  • 電源グループ内に使用しないクワッドがある場合は、関連する電源ピンは未接続のままにするか、GND に接続できます。
  • 消費電力およびフィルタ キャパシタに関する推奨事項については、japan.xilinx.com/powerXilinx Power Estimator (XPE) を参照してください。
GTY_AVTT
  • 公称電圧は、1.2 VDC です。
  • 電源電圧の許容誤差については、Versal ACAP のデータシート を参照してください。
  • この電圧に対応する電圧レギュレータは、トランシーバー以外の負荷と共有できません。
  • 多くのパッケージには、その内部に GTY_AVTT 用の電源接続グループが複数あります。各パッケージにおけるピン位置の詳細は、 『Versal ACAP パッケージおよびピン配置アーキテクチャ マニュアル』 (AM013: 英語版日本語版) を参照してください。
  • 最適な性能を実現するため、電源ノイズは 10mVpp 未満に抑える必要があります。
  • 電源グループ内に使用しないクワッドがある場合は、関連する電源ピンは未接続のままにするか、GND に接続できます。
  • 消費電力およびフィルタ キャパシタに関する推奨事項については、japan.xilinx.com/power で XPE を参照してください。
GTY_AVCCAUX
  • 公称電圧は、1.5 VDC です。
  • 電源電圧の許容誤差については、Versal ACAP のデータシート を参照してください。
  • この電圧に対応する電圧レギュレータは、トランシーバー以外の負荷と共有できません。
  • 多くのパッケージには、その内部に GTY_AVCCAUX 用の電源接続グループが複数あります。各パッケージにおけるピン位置の詳細は、 『Versal ACAP パッケージおよびピン配置アーキテクチャ マニュアル』 (AM013: 英語版日本語版) を参照してください。
  • 最適な性能を実現するため、電源ノイズは 10mVpp 未満に抑える必要があります。
  • この電源グループのすべての LCPLL を使用しないがクワッドは使用する場合は、フィルター キャパシタは不要で、これらのピンは VCCAUX に接続できます。
  • 電源グループ内に使用しないクワッドがある場合は、関連する電源ピンは未接続のままにするか、GND に接続できます。
  • 消費電力およびフィルタ キャパシタに関する推奨事項については、japan.xilinx.com/power で XPE を参照してください。