RX バッファーのバイパス

Versal ACAP GTY および GTYP トランシーバー アーキテクチャ マニュアル (AM002)

Document ID
AM002
Release Date
2021-05-05
Revision
1.2 日本語

RX エラスティック バッファーをバイパスする場合、RX 位相アライメント回路によって PCS パラレル クロック ドメイン (PHYCLK) と RXUSRCLK ドメインの位相差が調整されます。また、この回路は温度と電圧の変動に合わせて RXUSRCLK を調整する RX 遅延アライメントも実行します。RX の位相と遅延の調整は、GTY トランシーバーで自動実行できます。 RX の位相と遅延の調整は、GTY および GTYP トランシーバーで自動実行できます。表 1 に、バッファリングと位相アライメントのトレードオフを示します。

RXUSRCLK のソースとして RX でリカバリ クロックを使用する場合は、レイテンシを削減するために RX バッファーをバイパスできます。RX バッファーをバイパスすると、RX データパスを通過する際のレイテンシが削減されて確定的になります。

次の図に、RX エラスティック バッファーのバイパスが可能な RX 位相アライメントを示します。RX 位相アライメントが実行される前は、PCS パラレル クロック ドメイン (PHYCLK) と RXUSRCLK ドメイン間に保証された位相関係はありません。RX 位相アライメント回路により、CDR から調整された RX リカバリ クロックが選択されるため、PHYCLK と RXUSRCLK の間に大きな位相差はなくなります。

図 1. RX バッファーのバイパス
注記: マルチ レーン バッファー バイパスを使用するには、クワッドが連続的に配置されている必要があります。