TX バッファー

Versal ACAP GTY および GTYP トランシーバー アーキテクチャ マニュアル (AM002)

Document ID
AM002
Release Date
2021-05-05
Revision
1.2 日本語

トランシーバーの TX データパスには、ファブリック クロック (TXUSRCLK) と PCS パラレル クロック (TXPHYCLK) の 2 つのクロック ドメイン間のバッファーとして動作する TX バッファーがあります。データを送信する場合、TXPHYCLK と TXUSRCLK のレートを一致させ、2 つのドメイン間の位相差をなくす必要があります。次の図に、TXUSRCLK ドメインと TXPHYCLK ドメインを示します。また、TX バッファーは 2:1 データ幅変換もサポートします。

図 1. TX クロック ドメイン

トランスミッターは、TX バッファーまたは TX 位相アライメント回路を使用して TXPHYCLK ドメインと TXUSRCLK ドメインの位相差を調整します。TX 位相アライメント回路は、TX バッファーをバイパスする場合に使用します (TX バッファーのバイパス 参照)。すべての TX データパスは、TX バッファーまたは TX 位相アライメント回路のいずれかを使用する必要があります。次の表に、バッファーと位相アライメントの比較を示します。

表 1. TX バッファーと位相アライメントの比較
パラメーター TX バッファー TX 位相アライメント
使いやすさ 可能な限り TX バッファーをデフォルトで使用することを推奨。動作が堅牢で扱いやすい。

追加ロジックやクロック ソースに追加制約が必要な高度な機能。TXUSRCLK を駆動するための CH*_TXOUTCLK のソースとして、TXOUTCLKSEL で GTY トランシーバーの基準クロックを選択する必要がある。

レイテンシ レイテンシを重視する場合は、TX バッファーをバイパスする必要がある。 位相アライメント回路では、TX データパス上で使用するレジスタ数が少ないため、より短く確定的なレイテンシとなる。
TX レーン間のスキュー調整  

位相アライメント回路を使用して GTY トランシーバー間のレーン スキューを削減できる。関連するすべての GTY トランシーバー間のライン レートを同一にする必要がある。

TXUSRCLK のジッターの影響 TXUSRCLK のジッターの影響は受けない。 TXUSRCLK のジッターの影響を受けます。