改訂履歴

Versal ACAP GTY および GTYP トランシーバー アーキテクチャ マニュアル (AM002)

Document ID
AM002
Release Date
2021-05-05
Revision
1.2 日本語

次の表に、この文書の改訂履歴を示します。

セクション 改訂内容
2021 年 5 月 5 日、バージョン 1.2
表 1 CEB の記述を更新。
基準クロックの選択および分配 基準クロックの共有の制限を削除し、サポートされているすべてのライン レートで利用可能にする。
表 1 および 表 1 div 2.5 のサポートと表の注記を削除。
LC タンク型 PLL フラクショナル N の制限を 28.1Gb/s から 30.5Gb/s に更新。
表 1 N.FractionalPart の小数部有効の設定値を更新。
ポートおよび属性 パワーダウン属性の表を追加。
デジタル モニター デジタル モニターの有効化の記述を更新。
使用モード 新規セクションを追加。
TX パターン ジェネレーターの使用
  • 属性 TXGEARBOX_EN を USE_GB に置き換え。
  • 属性 TXBUF_EN を TXBUF_BYPASS_MODE に置き換え。
  • TXBUF_BYPASS_MODE の値を更新。
表 1 プロダクション シリコンの特性評価に基づいて強度の値を更新。
表 1 プロダクション シリコンの特性評価に基づいてポストカーソルのデエンファシス値を更新。
表 1 プロダクション シリコンの特性評価に基づいてプリカーソルのデエンファシス値を更新。
RX バッファー バイパスの使用モード 非同期ギアボックスありの RX バッファー バイパス使用モードの表を削除。
ポートおよび属性 および LPM 使用モードと DFE 使用モードの選択 新規セクションを追加。
実行時の LPM および DFE モードの切り替え セクションを更新。
表 1 表を追加。
非同期ギアボックスありのシングル レーンの RX バッファー バイパス (1:1 モード)非同期ギアボックスありのシングル レーンの RX バッファー バイパス (2:1 モード)非同期ギアボックスありのマルチレーン自動モードの RX バッファー バイパス (1:1 モード)、および非同期ギアボックスありのマルチレーン自動モードの RX バッファー バイパス (2:1 モード) トピックを削除。
表 1 表の注記を追加。
表 1 および 表 1 最新のプリミティブに基づいて GTY および GTYP パッド ピン名を更新。
2020 年 11 月 24 日、バージョン 1.1
一般的なアップデート。
  • 全体を通じて、GTYP トランシーバーを追加。
  • ポート名と属性名を修正。
表 1 SIM_DEVICE を SIM_VERSION に変更。
表 2 REFCLK_CTL_DRV_SWING 属性と REFCLK_EN_DRV 属性を削除。
図 1 GTREFCLKP1/0 出力を分割。
表 1 RXRECCLKSEL[1:0]、HSCLK0_RXRECCLK_SEL[1:0]、および HSCLK1_RXRECCLK_SEL[1:0] ポートを追加。
図 2 HSCLK1_RPLLGTREFCLK1/0 の接続を更新。
表 1 HSCLK[0/1]_LCPLLREFCLKSEL[2:0] の説明を更新。
表 2 HS1_RPLL_IPS_REFCLK_SEL の説明を更新。
表 1 HSCLK[0/1]_RPLLREFCLKSEL[2:0] の説明を更新。
リセットおよび初期化 Versal ACAP トランシーバー ウィザードを使用して実行されているリセットに関する注記を追加。
ループバック 近端 PCS ループバック モードの必要条件を追加。
図 1、図 93、図 94、および図 100 を更新。 64B/66B レート アダプテーション ブロックおよびエンコーダー ブロックを削除。
表 1 MGTREFCLK に関する推奨事項で、IBUFDS_GTE3/4 を IBUFDS_GTE5 に置き換え。
2020 年 7 月 16 日 バージョン 1.0
初版 N/A