XPLL のポート

Versal アダプティブ SoC クロッキング リソース アーキテクチャ マニュアル (AM003)

Document ID
AM003
Release Date
2023-05-16
Revision
v1.5 日本語

XPLL には、RIU XPHY インターフェイス信号専用のポート (XPLL-RIU インターフェイス) がいくつかあります。これらのピンは、直接接続してこのインターフェイスを制御できます。利用可能なピンは、次の表を参照してください。

表 1. XPLL のポート
ポート名 I/O 説明
CLKIN 入力 通常のクロック入力です。
RST 入力 非同期リセット信号です。RST 信号は XPLL の非同期リセットです。この信号がリリースされると、XPLL は同期して再び有効になります (つまり、XPLL の再イネーブル)。入力クロックの条件 (周波数など) が変更されるとリセットが必要です。
PWRDWN 入力 インスタンシエートされた未使用の PLL への電力供給を停止します。
CLKOUT[0:3] 出力 ユーザー設定可能なクロック出力 (0 ~ 3) です。ユーザー制御可能な VCO 位相出力を 2 ~ 128 の範囲で分周したものです。出力クロックは (位相シフトしない限り) 互いに位相が揃います。
CLKOUTPHYEN 入力 XPHY クロックの非同期イネーブルです。
CLKOUTPHY 出力 専用の XPHY クロックです。
CLKIN1_DESKEW 入力 1 つの異なる CLKOUT ネットワーク間のクロック ネットワーク遅延のスキュー調整に使用する位相検出器 2 ブロックへのプライマリ クロック入力です。
CLKFB1_DESKEW 入力 クロック ネットワーク遅延のスキュー調整に使用する位相検出器 1 ブロックへのセカンダリ (フィードバック) クロック入力です。
CLKIN2_DESKEW 入力 2 つの異なる CLKOUT ネットワーク間のクロック ネットワーク遅延のスキュー調整に使用する位相検出器 2 ブロックへのプライマリ クロック入力です。
CLKFB2_DESKEW 入力 クロック ネットワーク遅延のスキュー調整に使用する位相検出器 2 ブロックへのセカンダリ (フィードバック) クロック入力です。
LOCKED 出力 XPLL が正しく動作するためにロックする必要のあるすべての機能がロック状態にあることを示します。つまり、LOCKED_FB と LOCKED1/2_DESKEW (使用している場合のみ) の論理積 (AND) です。
LOCKED_FB 出力 XPLL の位相があらかじめ定義されたウィンドウ内で揃い、周波数があらかじめ定義された PPM 範囲内で一致したことを示す XPLL からの出力です。電源投入後、XPLL は自動的にロックし、追加のリセットは不要です。入力クロックが停止した場合や、位相が揃わなくなった場合 (入力クロックの位相シフトなど)、LOCKED はディアサートされます。LOCKED がディアサートされた後は XPLL をリセットする必要があります。
LOCKED1/2_DESKEW 出力 スキュー調整回路がロックしていることを示します。デザインで使用しているスキュー調整回路にのみ適用されます。未使用のスキュー調整回路のこの出力は無視してください。
DO[15:0] 出力 ダイナミック リコンフィギュレーション使用時に XPLL のデータ出力が現れます。
DI[15:0] 入力 ダイナミック リコンフィギュレーションのデータ入力です。使用しない場合はすべてのビットを 0 にする必要があります。
DADDR[6:0] 入力 ダイナミック リコンフィギュレーションのアドレス入力です。使用しない場合はすべてのビットを 0 にする必要があります。
DRDY 出力 DRDY 出力は、XPLL のダイナミック リコンフィギュレーション機能の DEN 信号に対する応答信号です。
DWE 入力 DI データの DADDR アドレスへの書き込みを制御するイネーブル信号です。使用しない場合は Low に接続する必要があります。
DEN 入力 ダイナミック リコンフィギュレーション機能を使用するかを制御します。ダイナミック リコンフィギュレーション機能を使用しない場合は、Low に接続する必要があります。
DCLK 入力 ダイナミック リコンフィギュレーション ポートの基準クロックです。
PSCLK 入力 ダイナミック位相シフト クロック。
PSEN 入力 ダイナミック位相シフト イネーブル。
PSINCDEC 入力 ダイナミック位相シフトの増減を制御します。
PSDONE 出力 ダイナミック位相シフト完了。
RIU_CLK 出力 DMC XPHY RIU インターフェイス クロック。
RIU_ADDR<7:0> 入力 DMC XPHY RIU インターフェイス アドレス。
RIU_WR_DATA<15:0> 出力 DMC XPHY RIU インターフェイス書き込みデータ。
RIU_RD_DATA<15:0> 入力 DMC XPHY RIU インターフェイス読み出しデータ。
RIU_WR_EN 入力 DMC XPHY RIU インターフェイス書き込みイネーブル。
RIU_NIBBLE_SEL 入力 DMC XPHY RIU インターフェイス XPHY ニブル セレクト。
RIU_VALID 出力 DMC XPHY RIU インターフェイス Valid 信号。
  1. PSINCDEC 以外の制御信号およびステータス信号はすべてアクティブ High です。
ヒント: クロッキング ウィザードによって生成されたポート名は、プリミティブで使用されるポート名と異なる場合があります。