グローバル クロック入力

Versal アダプティブ SoC クロッキング リソース アーキテクチャ マニュアル (AM003)

Document ID
AM003
Release Date
2023-05-16
Revision
v1.5 日本語

外部のグローバル ユーザー クロックは、グローバル クロック (GC または GCIO) 入力と呼ばれる差動クロック ピン ペアで Versal デバイスに取り込む必要があります。GC ピン ペアは各 XPIO バンクに 4 つあり、各 HDIO バンクには 2 本の GC ピンがあります。これらのピンは、デバイス内の位置に応じてグローバル クロック バッファー、MMCM、DPLL、および XPLL に直接アクセスします。HDIO GC ピン (HDGC ピン) は、DPLL に直接接続できます。このピンは、HDIO の BUFGCE を介してのみ XPIO の MMCM や XPLL へ接続できます。GC 入力は、内部のグローバルおよびリージョナル クロック リソースへの専用の高速アクセスを提供します。GC 入力は専用配線を使用します。さまざまなクロック機能でタイミングが特に重視される場合は、クロック入力に GC 入力を利用する必要があります。ローカル インターコネクトを備える汎用 I/O は、クロック信号に使用できません。各 XPIO バンクは 1 クロック領域にあり、54 本の I/O ピンを備えています。I/O カラムの I/O バンクそれぞれに 54 本の I/O ピンがあり、そのうちの 4 組がグローバル クロック入力ピン ペア (合計 8 本のピン) です。各グローバル クロックには次の特徴があります。

  • PCB の差動またはシングルエンド クロックに接続可能です。
  • 差動 I/O 規格も含め、任意の I/O 規格にコンフィギュレーション可能です。
  • P 側 (マスター) および N 側 (スレーブ) があります。
  • 隣接するバンクの MMCM、DPLL、および XPLL へカスケード接続できます。また、BUFG を介して、隣接していないバンクの PLL へもカスケード接続できます。

シングルエンド クロック入力は、GC 入力ピン ペアの P (マスター) 側に割り当てる必要があります。シングルエンド クロックを差動クロック ピン ペアの P 側に接続した場合、N 側は別のシングルエンド クロック ピンとして使用できず、ユーザー I/O としてのみ使用可能です。

GC 入力はグローバル クロック入力ピンであり、クロックとして使用しない場合は通常の I/O として使用できます。グローバル クロック入力ピンは任意のシングルエンドまたは差動 I/O 規格として構成できます。GC 入力は、その入力が配置されているバンクに隣接する XPIO バンクへ接続できます。また、BUFG を介して、隣接していない XPIO バンクへも接続できます。

XCC 入力は、XPHY 関連クロッキング用の CC (クロック兼用) 入力ピンであり、データをキャプチャするためにストローブを受信します。

HDGC 入力は、BUFGCE または DPLL をソースとする、HDIO バンクのクロック兼用ピンです。

上記の入力ピンの接続方法の詳細は、 『Versal アダプティブ SoC SelectIO リソース アーキテクチャ マニュアル』 (AM010) を参照してください。