DSP58 のアーキテクチャ

Versal ACAP DSP エンジン アーキテクチャ マニュアル (AM004)

Document ID
AM004
Release Date
2022-09-11
Revision
1.2.1 日本語

プログラマブル ロジック デバイスはカスタマイズされた完全な並列アルゴリズムを実装できるため、デジタル信号処理 (DSP) アプリケーションに有効です。DSP アプリケーションは、専用の DSP リソースに最適に実装された多数のバイナリ乗算器およびアキュムレータを使用します。

Versal® デバイスはいずれも専用の低消費電力 DSP を数多く装備し、システム設計の柔軟性を維持しながら、高速処理と小型化を同時に実現しています。DSP リソースは、デジタル信号処理のほかにも多くのアプリケーションで速度と効率性を向上させます。このようなアプリケーションには、バス幅の広いダイナミック シフター、メモリ アドレス ジェネレーター、多入力マルチプレクサー、メモリ マップされた I/O レジスタが含まれます。Versal アーキテクチャの DSP エンジンは DSP58 プリミティブによって定義されます。

図 1. DSP58 の概略ブロック図