ベンチマークと要件

Versal ACAP DSP エンジン アーキテクチャ マニュアル (AM004)

Document ID
AM004
Release Date
2022-09-11
Revision
1.2.1 日本語

設計エンジニアは、幅広い種類のフィルター アーキテクチャを利用できます。一般に、どのタイプのアーキテクチャを選択するかは、利用可能なクロック サイクル数と必要な処理量によって決定します。最も重要な要因は次の 2 つです。

  • サンプル レート (Fs)
  • 係数の数 (N)

サンプル レートが低い場合、単一乗算器 MACC FIR フィルターなどの順次処理 FIR フィルターが最適なソリューションとなります。MACC 構造は 1 つの乗算器と 1 つのアキュムレータを使用して、逐次的に FIR フィルターを実装します。サンプル レートが高い場合は、MACC 要素を増やしてより並列的な構造の FIR フィルター (セミパラレルおよびパラレル FIR フィルター) アーキテクチャを選択することを推奨します。単一乗算器 MACC FIR フィルターと完全パラレル FIR フィルターを比べた場合、MACC FIR フィルターはハードウェアの使用量を 1/N に削減できる一方、フィルター スループットも 1/N に低下するというトレードオフがあります。