標準 ECC 読み出し

Versal ACAP メモリ リソース アーキテクチャ マニュアル (AM007)

Document ID
AM007
Release Date
2020-11-24
Revision
1.1 日本語

読み出し動作中に、64 ビットのデータと 8 ビットのパリティからなる 72 ビットのメモリ内容がアドレス位置から読み出され、内部でデコードされます。エラーがなければ、データとパリティがそのまま DOUT[71:0] に出力されます。データまたはパリティにシングル ビット エラーがある場合、このエラーが訂正されて SBITERR が High になります。データおよびパリティにダブル ビット エラーがある場合は、エラーは訂正されません。データとパリティはそのまま出力され、DBITERR が High となります。

すべての DOUT およびエラー ビット出力で、ECC デコード ロジック直前にオプションの OREG パイプライン ステージが利用可能です。また、ECC デコード ロジック直後にオプションの OREG_ECC パイプライン ステージが利用可能です。デザインの最大周波数およびレイテンシの要件に応じて、これらのステージのいずれか一方または両方を有効にできます。