LVDS
HD IOB では、低電圧差動信号 (LVDS) 規格 LVDS_25 (2.5V) はレシーバーのみの規格で、内部終端オプションはありません。
LVPECL
HD IOB では、LVPECL (3.3V) 規格はレシーバーのみの規格で、内部終端オプションはありません。
SLVS_400
HD IOB では、SLVS-400_25 を使用して JESD8-13 信号を受信できます。
表 1. LVDS25、LVPECL、および SLVS_400 I/O プリミティブで使用可能な属性
属性 |
IBUFDS/IBUFDSE3 |
許容値 |
デフォルト |
IOSTANDARD |
LVDS_25、LVPECL、SLVS_400_25 |
DIFF_SSTL
DIFF_SSTL18 規格は、JEDEC 規格 JESD8-15 によって規定され、DDR2 SDRAM インターフェイスで使用されます。
DIFF_HSTL
差動高速トランシーバー ロジック (HSTL) 規格の DIFF_HSTL_I_18 (1.8V) は、JEDEC 規格 JESD8-6 によって規定された汎用高速バス規格です。
表 2. DIFF_SSTL18_I および DIFF_HSTL_I_18 I/O プリミティブで使用可能な属性
属性 |
IBUF/IBUFE3 |
OBUF/OBUFT |
IOBUF/IOBUFE3 |
許容値 |
デフォルト |
許容値 |
デフォルト |
許容値 |
デフォルト |
IOSTANDARD |
DIFF_SSTL18_I、DIFF_HSTL_I_18 |
DIFF_SSTL18_I、DIFF_HSTL_I_18 |
DIFF_SSTL18_I、DIFF_HSTL_I_18 |
SLEW |
N/A |
FAST、SLOW |
SLOW |
FAST、SLOW |
SLOW |
ODT |
RTT_48、RTT_NONE |
RTT_NONE |
N/A |
RTT_48、RTT_NONE |
RTT_NONE |
DIFF_UNDEFINED (IOSTANDARD のデフォルト値)
IOSTANDARD をユーザーが定義しない場合、IOSTANDARD にはデフォルト値の DIFF_UNDEFINED が割り当てられます。Versal デバイス デザインのインプリメンテーションを完成させるには、IOSTANDARD をデフォルト値ではなく、このセクションで説明した有効な I/O 規格のいずれかに設定する必要があります。DIFF_UNDEFINED 規格は、デザインのインプリメンテーションの初期段階を完成させるためのプレースホルダーとして使用します。