XP IOB でサポートされる規格

Versal アダプティブ SoC SelectIO リソース アーキテクチャ マニュアル (AM010)

Document ID
AM010
Release Date
2024-03-18
Revision
1.5 日本語

次の表の INTERNAL VREF、DRIVE、および終端オプションの詳細は、XP IOB の内部 VREF を参照してください。

表 1. XP IOB で利用可能なシングルエンド規格
IOSTANDARD 入力および出力に必要な VCCO レベル 入力に必要な INTERNAL _VREF レベル DRIVE および終端オプション
LVCMOS12 1.2V N/A DRIVE: 2、4、6、8
LVCMOS15 1.5V N/A DRIVE: 2、4、6、8、12
LVDCI_15 1.5V N/A OUTPUT_IMPEDANCE
LVSTL_11 1.1V 0.183V OUTPUT_IMPEDANCE、ODT(SINGLE to GND)
LVSTL06_12 1.2V 0.125V OUTPUT_IMPEDANCE、ODT(SINGLE to GND)
HSUL_12 1.2V 0.60V OUTPUT_IMPEDANCE、ODT(SINGLE to VCCO)
HSLVDCI_15 1.5V 0.75V OUTPUT_IMPEDANCE、ODT(SPLIT)
HSTL_I 1.5V 0.75V OUTPUT_IMPEDANCE、ODT(SPLIT)
HSTL_I_12 1.2V 0.60V OUTPUT_IMPEDANCE、ODT(SPLIT)
POD12 1.2V 0.84V OUTPUT_IMPEDANCE、ODT(SINGLE to VCCO)
POD10 1.0V 0.70V OUTPUT_IMPEDANCE、ODT(SINGLE to VCCO)
SSTL12 1.2V 0.60V OUTPUT_IMPEDANCE、ODT(SPLIT)
SSTL15 1.5V 0.75V OUTPUT_IMPEDANCE、ODT(SPLIT)
SSTL135 1.35V 0.675V OUTPUT_IMPEDANCE、ODT(SPLIT)
重要: Vivado ツールでは、IOB に割り当てられているデフォルトの規格は未定義 (UNDEFINED、差動バッファーの場合は DIFF_UNDEFINED) です。IOB では未定義の IOSTANDARD (IOSTANDARD UNDEFINED) に実質的な意味はなく、有効な IOSTANDARD に変更しなければ、Vivado ツールは有効なプログラミング ファイルを生成しません。

次の表の DRIVE および終端オプションの詳細は、キャリブレーション済み終端 (デジタル制御インピーダンス) を参照してください。

表 2. XP IOB で利用可能な差動規格
IOSTANDARD VCCO レベル DRIVE および終端オプション
DIFF_SSTL15 1 1.5V OUTPUT_IMPEDANCE、ODT(SPLIT)
DIFF_SSTL135 1 1.35V OUTPUT_IMPEDANCE、ODT(SPLIT)
DIFF_SSTL12 1 1.2V OUTPUT_IMPEDANCE、ODT(SPLIT)
DIFF_HSUL_12 1 1.2V OUTPUT_IMPEDANCE、ODT(SINGLE to VCCO)
LVDS15 1 1.5V DIFF_TERM_ADV
DIFF_HSTL_I 1 1.5V OUTPUT_IMPEDANCE、ODT(SPLIT)
DIFF_HSTL_I_12 1 1.2V OUTPUT_IMPEDANCE、ODT(SPLIT)
DIFF_LVSTL_11 1.1V OUTPUT_IMPEDANCE、ODT(SINGLE to GND)
DIFF_LVSTL06_12 1.2V OUTPUT_IMPEDANCE、ODT(SINGLE to GND)
DIFF_POD10 1.0V OUTPUT_IMPEDANCE、ODT(SINGLE to VCCO)
DIFF_POD12 1.2V OUTPUT_IMPEDANCE、ODT(SINGLE to VCCO)
MIPI_DPHY 1.2V OUTPUT_IMPEDANCE、DIFF_TERM_ADV
  1. これらの規格の差動入力は、出力の要求レベルと異なる VCCO レベルのバンクに配置できます。この場合に考慮すべき注意事項を次に示します。
    • オプションの内部差動終端を使用しないこと (DIFF_TERM_ADV = TERM_NONE または ODT = RTT_NONE)。
    • DQS_BIAS は VCCO にバイアスを与えるが、それがすべてのインターフェイスに適しているとは限らないため、DQS_BIAS は使用しないこと (DQS_BIAS = FALSE)。
    • 入力ピンの差動信号が、使用する Versal アダプティブ SoC のデータシート に記載された「推奨動作条件」の表にある VIN の条件を満たしていること。
    • 入力ピンの差動信号が、使用する Versal アダプティブ SoC のデータシート に記載された「DC 仕様」の表にある VIDIFF および VICM の要件を満たしていること。場合によっては、この条件をクリアするために、ピンを AC カップリングおよび DC バイアスするための外部回路が必要。