PMCMIO、LPDMIO、PMCDIO ピンの定義

Versal アダプティブ SoC パッケージおよびピン配置 アーキテクチャ マニュアル (AM013)

Document ID
AM013
Release Date
2023-09-28
Revision
1.4 日本語
表 1. PMCMIO、LPDMIO、PMCDIO ピンの定義
ピン名 方向 説明
PMC_MIO[0 ~ 51] 双方向 プラットフォーム管理コントローラー (PMC) の MIO (Multiplexed I/O)
LPD_MIO[0 ~ 25] 双方向 低電力ドメイン (LPD) MIO
MODE[0 ~ 3] 1 入力 デバイスのブート モードを選択するための MODE セレクト ピンです。これらのピンの値は、POR_B の立ち上がりエッジでキャプチャされます。
ERROR_OUT 出力 弱い内部プルアップを持つオープン ドレイン ピンです。外部プルアップの使用を推奨します。このピンはトライステートで、デバイスでエラーが発生すると High になります。
RTC_PADO 出力 リアルタイム クロック (RTC) クリスタル出力
RTC_PADI 入力 RTC クリスタル入力
PUDC_B 1 入力 PUDC_B (Pull-Up During Configuration) ピンは、コンフィギュレーション中の XPIO または HDIO の動作を選択します。PUDC_B ピンを High にすると、XPIO と HDIO はトライステート モードになります。PUDC_B を Low にすると、各 XPIO および HDIO の内部プルアップが有効になります。PUDC_B ピンは、ブートおよびコンフィギュレーション中の PS または PMC I/O には影響しません。
DONE 双方向 DONE ピンは、弱い内部プルアップ抵抗を持つオープン ドレイン ピンです。外部プルアップの使用を推奨します。DONE はトライステートで、ブート シーケンスが完了すると High になります。
REF_CLK 1 入力/出力 この基準クロックは、すべてのブート モードで必要です。REF_CLK は PMC PLL への入力クロックとしても使用され、スレーブ ブート インターフェイスのソフトウェア レジスタ アクセスに必要です。
POR_B 1 入力

アクティブ Low の POR_B ピンは、 Versal プライムVersal AI コアVersal プレミアムVersal HBM および Versal AI エッジ デバイスのグローバル パワーオン リセットです。

PMC ドメインの電源投入シーケンス中に、POR_B 入力は Low にアサートし、さらに PMC 電源ドメインの必要な電源 (VCCO_500、VCCO_501、および VCCO_503、VCC_PMC、VCCAUX_PMC、および VCCAUX_SMON) すべてが最小動作電圧レベルに達した後 TPOR_B の最小持続時間 (10 µs) の間アサートし続ける必要があります。PMC ドメインを使用してほかの電源ドメインに電源投入し、これらのドメインを追加の電源管理なしで最初の電源投入時に動作させる場合は、必要な電源がすべて最小電圧レベルに達するまで POR_B 入力を Low に保持する必要があります。また、PMC ドメインの電源投入後、POR_B を High にディアサートし、デバイスのパワーオン リセット (pro) を完了する必要があります。推奨される電源切断シーケンスは電源投入シーケンスの逆で、PMC 電源ドメインの電源切断中に POR_B を Low に保持します。

詳細は、Power Design Manager (PDM) ツール (japan.xilinx.com/power からダウンロード) を参照してください。

TCK 入力 JTAG テスト クロック
TDI 入力 JTAG テスト データ入力
TDO 出力 JTAG テスト データ出力
TMS 入力 JTAG テスト モード セレクト
  1. 一部のデバイスにはこれらのピンのインスタンスが複数あります。接続のガイドラインについては、 『Versal アダプティブ SoC PCB デザイン ユーザー ガイド』 (UG863)「PMC 専用ピン」を参照してください。