AMD アダプティブ コンピューティングの資料は、開発タスクに関連する内容を見つけやすいように、標準設計プロセスに基づいて構成されています。AMD Versal™ アダプティブ SoC 設計プロセスへは、デザイン ハブ ページからアクセスできます。また、デザイン フロー アシスタントを使用することで、デザイン フローをより深く理解し、デザインの要件に特化した情報を見つけることができます。
- システムおよびソリューション プランニング
-
システム レベルのコンポーネント、パフォーマンス、I/O、およびデータ転送要件を特定します。ソリューションの PS、PL、および AI エンジン へのアプリケーション マップも含まれます。この設計プロセスに該当するトピックは、次のとおりです。
- はじめに では、AIE-ML アーキテクチャについて概説します。次の内容が含まれます。
- AIE-ML タイルのアーキテクチャ では、メモリ モジュールとインターコネクト、および AIE-ML とメモリ モジュールの連携動作について説明します。
- AIE-ML アレイ インターフェイスのアーキテクチャ では、PL および NoC への AIE-ML アレイ インターフェイスについて概説します。
- AIE-ML のアーキテクチャ では、プロセッサのファンクション ユニットおよびレジスタ ファイルについて説明します。
- AIE-ML メモリ タイルのアーキテクチャ では、AIE-ML アーキテクチャに追加されたファンクション ユニットである AIE-ML メモリ タイルの特長と機能について説明します。
- AIE-ML のコンフィギュレーションおよびブート では、ブートおよびリコンフィギュレーション時にプロセッシング サブシステムから AIE-ML アレイをコンフィギュレーションする方法について説明します。
- AI エンジン開発
- AI エンジン グラフおよびカーネルの作成、ライブラリの使用、シミュレーションのデバッグおよびプロファイリング、アルゴリズムの開発を実行します。PL と AI エンジン カーネルの統合も含まれます。この設計プロセスに該当するトピックは、次のとおりです。