PCI Express デザイン用統合インターフェイス ブロック

Zynq UltraScale+ MPSoC データシート: DC 特性および AC スイッチ特性 (DS925)

Document ID
DS925
Release Date
2023-12-26
Revision
1.26 日本語

PCI Express® デザインのソリューションに関する資料および詳細は、 PCI Express から入手できます。 『UltraScale アーキテクチャおよび製品データシート: 概要』 (DS890) に、各 Zynq UltraScale+ MPSoCに含まれる PCIE4 または PCIE4C ブロック数が記載されています。PCIE4C ブロックには CCIX プロトコルのサポートが含まれます。サポートされるモード、リンク幅、およびリンク速度については、 UltraScale+ Devices Integrated Block for PCI Express LogiCORE IP 製品ガイド』 (PG213) を参照してください。

表 1. PCIE4 ベースの PCI Express デザインの最大パフォーマンス
シンボル 説明 スピード グレードおよび VCCINT 動作電圧 単位
0.90V 0.85V 0.72V
-3 -2 -1 -2 -1
FPIPECLK パイプ クロックの最大周波数 250.00 250.00 250.00 250.00 250.00 MHz
FCORECLK コア クロックの最大周波数 500.00 500.00 500.00 250.00 250.00 MHz
FDRPCLK DRP クロックの最大周波数 250.00 250.00 250.00 250.00 250.00 MHz
FMCAPCLK MCAP クロックの最大周波数 125.00 125.00 125.00 125.00 125.00 MHz
表 2. ZU3T デバイスの PCIE4C ベースの PCI Express および CCIX デザインの最大パフォーマンス
シンボル 説明 スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
FPIPECLK パイプ クロックの最大周波数 250.00 250.00 250.00 250.00 MHz
FCORECLK コア クロックの最大周波数 500.00 500.00 500.00 250.00 MHz
FCORECLKCCIX CCIX TL インターフェイス クロックの最大周波数 500.00 500.00 N/A N/A MHz
FDRPCLK DRP クロックの最大周波数 250.00 250.00 250.00 250.00 MHz
FMCAPCLK MCAP クロックの最大周波数 125.00 125.00 125.00 125.00 MHz