デバイスの Pin-to-Pin 入力パラメーターのガイドライン

Zynq UltraScale+ MPSoC データシート: DC 特性および AC スイッチ特性 (DS925)

Document ID
DS925
Release Date
2023-12-26
Revision
1.26 日本語

次の表に示す Pin-to-Pin の値は、デバイス中央でのクロック ルート配置に基づいています。選択したルート配置が異なると、実際の Pin-to-Pin 値も変わってきます。実際の Pin-to-Pin 値は、Vivado Design Suite のタイミング レポートを確認してください。

表 1. 3.3V HD I/O を使用したグローバル クロック入力のセットアップおよびホールド (MMCM なし)
シンボル 説明 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.90V 0.85V 0.72V
-3 -2 -1 -2 -1
SSTL15 規格を使用した、グローバル クロック入力信号に対する入力セットアップ/ホールド タイム 123
TPSFD_ZU1 グローバル クロック入力と入力フリップフロップ (またはラッチ) 間 (MMCM なし) セットアップ XCZU1 N/A 2.90 3.04 4.41 4.74 ns
TPHFD_ZU1 ホールド -0.79 -0.79 -1.60 -1.60 ns
TPSFD_ZU2 セットアップ XCZU2 N/A 2.27 2.37 3.54 3.82 ns
TPHFD_ZU2 ホールド -0.36 -0.36 -1.03 -1.03 ns
TPSFD_ZU3 セットアップ XCZU3 N/A 2.27 2.37 3.54 3.82 ns
TPHFD_ZU3 ホールド -0.36 -0.36 -1.03 -1.03 ns
TPSFD_ZU3T セットアップ XCZU3T N/A 1.70 1.76 2.85 3.08 ns
TPHFD_ZU3T ホールド -0.22 -0.22 -0.85 -0.85 ns
TPSFD_ZU4 セットアップ XCZU4 2.00 2.30 2.39 3.56 3.81 ns
TPHFD_ZU4 ホールド -0.37 -0.37 -0.37 -1.05 -1.05 ns
TPSFD_ZU5 セットアップ XCZU5 2.00 2.30 2.39 3.56 3.81 ns
TPHFD_ZU5 ホールド -0.37 -0.37 -0.37 -1.05 -1.05 ns
TPSFD_ZU6 セットアップ XCZU6 1.51 1.79 1.86 2.85 3.06 ns
TPHFD_ZU6 ホールド -0.05 -0.05 -0.05 -0.60 -0.60 ns
TPSFD_ZU7 セットアップ XCZU7 2.02 2.32 2.42 3.59 3.87 ns
TPHFD_ZU7 ホールド -0.40 -0.40 -0.40 -1.10 -1.10 ns
TPSFD_ZU9 セットアップ XCZU9 1.51 1.79 1.86 2.85 3.06 ns
TPHFD_ZU9 ホールド -0.05 -0.05 -0.05 -0.60 -0.60 ns
TPSFD_ZU11 セットアップ XCZU11 1.99 2.28 2.38 3.54 3.79 ns
TPHFD_ZU11 ホールド -0.38 -0.38 -0.38 -1.05 -1.05 ns
TPSFD_ZU15 セットアップ XCZU15 1.51 1.79 1.85 2.84 3.05 ns
TPHFD_ZU15 ホールド -0.04 -0.04 -0.04 -0.60 -0.60 ns
TPSFD_ZU17 セットアップ XCZU17 2.00 2.29 2.38 3.56 3.83 ns
TPHFD_ZU17 ホールド -0.38 -0.38 -0.38 -1.08 -1.08 ns
TPSFD_ZU19 セットアップ XCZU19 2.00 2.29 2.38 3.56 3.83 ns
TPHFD_ZU19 ホールド -0.38 -0.38 -0.38 -1.08 -1.08 ns
TPSFD_XAZU1 セットアップ XAZU1 N/A N/A 3.04 N/A 4.74 ns
TPHFD_XAZU1 ホールド N/A N/A -0.79 N/A -1.60 ns
TPSFD_XAZU2 セットアップ XAZU2 N/A N/A 2.37 N/A 3.82 ns
TPHFD_XAZU2 ホールド N/A N/A -0.36 N/A -1.03 ns
TPSFD_XAZU3 セットアップ XAZU3 N/A N/A 2.37 N/A 3.82 ns
TPHFD_XAZU3 ホールド N/A N/A -0.36 N/A -1.03 ns
TPSFD_XAZU3T セットアップ XAZU3T N/A N/A 1.76 N/A 3.08 ns
TPHFD_XAZU3T ホールド N/A N/A -0.22 N/A -0.85 ns
TPSFD_XAZU4 セットアップ XAZU4 N/A N/A 2.39 N/A 3.81 ns
TPHFD_XAZU4 ホールド N/A N/A -0.37 N/A -1.05 ns
TPSFD_XAZU5 グローバル クロック入力と入力フリップフロップ (またはラッチ) 間 (MMCM なし) セットアップ XAZU5 N/A N/A 2.39 N/A 3.81 ns
TPHFD_XAZU5 ホールド N/A N/A -0.37 N/A -1.05 ns
TPSFD_XAZU7 セットアップ XAZU7 N/A N/A 2.42 N/A N/A ns
TPHFD_XAZU7 ホールド N/A N/A -0.40 N/A N/A ns
TPSFD_XAZU11 セットアップ XAZU11 N/A N/A 2.38 N/A N/A ns
TPHFD_XAZU11 ホールド N/A N/A -0.38 N/A N/A ns
TPSFD_XQZU3 セットアップ XQZU3 N/A 2.27 2.37 N/A 3.82 ns
TPHFD_XQZU3 ホールド N/A -0.36 -0.36 N/A -1.03 ns
TPSFD_XQZU5 セットアップ XQZU5 N/A 2.30 2.39 N/A 3.81 ns
TPHFD_XQZU5 ホールド N/A -0.37 -0.37 N/A -1.05 ns
TPSFD_XQZU7 セットアップ XQZU7 N/A 2.32 2.42 N/A 3.87 ns
TPHFD_XQZU7 ホールド N/A -0.40 -0.40 N/A -1.10 ns
TPSFD_XQZU9 セットアップ XQZU9 N/A 1.79 1.86 N/A 3.06 ns
TPHFD_XQZU9 ホールド N/A -0.05 -0.05 N/A -0.60 ns
TPSFD_XQZU11 セットアップ XQZU11 N/A 2.28 2.38 N/A 3.79 ns
TPHFD_XQZU11 ホールド N/A -0.38 -0.38 N/A -1.05 ns
TPSFD_XQZU15 セットアップ XQZU15 N/A 1.79 1.85 N/A 3.05 ns
TPHFD_XQZU15 ホールド N/A -0.04 -0.04 N/A -0.60 ns
TPSFD_XQZU19 セットアップ XQZU19 N/A 2.29 2.38 N/A 3.83 ns
TPHFD_XQZU19 ホールド N/A -0.38 -0.38 N/A -1.08 ns
  1. セットアップおよびホールド タイムは、ワースト ケースの条件下 (プロセス、電圧、温度) で計測されています。セットアップ タイムは、プロセス、温度変化、および電圧変化が最も緩やかな条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセス、温度変化、および電圧変化が最も急な条件下のグローバル クロック入力信号に対して計測されています。
  2. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
  3. 各信号規格の使用によって発生するデューティ サイクルのずれは、IBIS を使用して確認してください。
表 2. グローバル クロック入力のセットアップおよびホールド (MMCM あり)
シンボル 説明 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.90V 0.85V 0.72V
-3 -2 -1 -2 -1
SSTL15 規格を使用した、グローバル クロック入力信号に対する入力セットアップ/ホールド タイム 123
TPSMMCMCC_ZU1 グローバル クロック入力と入力フリップフロップ (またはラッチ) 間 (MMCM あり) セットアップ XCZU1 N/A 1.34 1.40 1.34 1.40 ns
TPHMMCMCC_ZU1 ホールド -0.17 -0.17 -0.17 -0.17 ns
TPSMMCMCC_ZU2 セットアップ XCZU2 N/A 1.83 1.96 1.83 1.96 ns
TPHMMCMCC_ZU2 ホールド -0.19 -0.19 -0.24 -0.24 ns
TPSMMCMCC_ZU3 セットアップ XCZU3 N/A 1.83 1.96 1.83 1.96 ns
TPHMMCMCC_ZU3 ホールド -0.19 -0.19 -0.24 -0.24 ns
TPSMMCMCC_ZU3T セットアップ XCZU3T N/A 1.96 2.10 1.96 2.10 ns
TPHMMCMCC_ZU3T ホールド -0.14 -0.14 -0.16 -0.16 ns
TPSMMCMCC_ZU4 セットアップ XCZU4 1.82 1.82 1.94 1.82 1.94 ns
TPHMMCMCC_ZU4 ホールド -0.16 -0.16 -0.16 -0.25 -0.25 ns
TPSMMCMCC_ZU5 セットアップ XCZU5 1.82 1.82 1.94 1.82 1.94 ns
TPHMMCMCC_ZU5 ホールド -0.16 -0.16 -0.16 -0.25 -0.25 ns
TPSMMCMCC_ZU6 セットアップ XCZU6 2.00 2.00 2.12 2.00 2.12 ns
TPHMMCMCC_ZU6 ホールド -0.11 -0.11 -0.11 -0.18 -0.18 ns
TPSMMCMCC_ZU7 セットアップ XCZU7 1.89 1.91 2.02 1.91 2.02 ns
TPHMMCMCC_ZU7 ホールド -0.14 -0.14 -0.14 -0.18 -0.18 ns
TPSMMCMCC_ZU9 セットアップ XCZU9 2.00 2.00 2.12 2.00 2.12 ns
TPHMMCMCC_ZU9 ホールド -0.11 -0.11 -0.11 -0.18 -0.18 ns
TPSMMCMCC_ZU11 セットアップ XCZU11 1.89 1.89 2.02 1.89 2.02 ns
TPHMMCMCC_ZU11 ホールド -0.20 -0.20 -0.20 -0.25 -0.25 ns
TPSMMCMCC_ZU15 セットアップ XCZU15 1.99 1.99 2.12 1.99 2.12 ns
TPHMMCMCC_ZU15 ホールド -0.10 -0.10 -0.10 -0.16 -0.16 ns
TPSMMCMCC_ZU17 セットアップ XCZU17 1.89 1.89 2.03 1.89 2.03 ns
TPHMMCMCC_ZU17 ホールド -0.16 -0.16 -0.16 -0.23 -0.23 ns
TPSMMCMCC_ZU19 セットアップ XCZU19 1.89 1.89 2.03 1.89 2.03 ns
TPHMMCMCC_ZU19 ホールド -0.16 -0.16 -0.16 -0.23 -0.23 ns
TPSMMCMCC_XAZU1 セットアップ XAZU1 N/A N/A 1.40 N/A 1.40 ns
TPHMMCMCC_XAZU1 ホールド N/A N/A -0.17 N/A -0.17 ns
TPSMMCMCC_XAZU2 セットアップ XAZU2 N/A N/A 1.96 N/A 1.96 ns
TPHMMCMCC_XAZU2 ホールド N/A N/A -0.19 N/A -0.24 ns
TPSMMCMCC_XAZU3 セットアップ XAZU3 N/A N/A 1.96 N/A 1.96 ns
TPHMMCMCC_XAZU3 ホールド N/A N/A -0.19 N/A -0.24 ns
TPSMMCMCC_XAZU3T セットアップ XAZU3T N/A N/A 2.10 N/A 2.10 ns
TPHMMCMCC_XAZU3T ホールド N/A N/A -0.14 N/A -0.16 ns
TPSMMCMCC_XAZU4 セットアップ XAZU4 N/A N/A 1.94 N/A 1.94 ns
TPHMMCMCC_XAZU4 ホールド N/A N/A -0.16 N/A -0.25 ns
TPSMMCMCC_XAZU5 セットアップ XAZU5 N/A N/A 1.94 N/A 1.94 ns
TPHMMCMCC_XAZU5 ホールド N/A N/A -0.16 N/A -0.25 ns
TPSMMCMCC_XAZU7 グローバル クロック入力と入力フリップフロップ (またはラッチ) 間 (MMCM あり) セットアップ XAZU7 N/A N/A 2.02 N/A N/A ns
TPHMMCMCC_XAZU7 ホールド N/A N/A -0.14 N/A N/A ns
TPSMMCMCC_XAZU11 セットアップ XAZU11 N/A N/A 2.02 N/A N/A ns
TPHMMCMCC_XAZU11 ホールド N/A N/A -0.20 N/A N/A ns
TPSMMCMCC_XQZU3 セットアップ XQZU3 N/A 1.83 1.96 N/A 1.96 ns
TPHMMCMCC_XQZU3 ホールド N/A -0.19 -0.19 N/A -0.24 ns
TPSMMCMCC_XQZU5 セットアップ XQZU5 N/A 1.82 1.94 N/A 1.94 ns
TPHMMCMCC_XQZU5 ホールド N/A -0.16 -0.16 N/A -0.25 ns
TPSMMCMCC_XQZU7 セットアップ XQZU7 N/A 1.91 2.02 N/A 2.02 ns
TPHMMCMCC_XQZU7 ホールド N/A -0.14 -0.14 N/A -0.18 ns
TPSMMCMCC_XQZU9 セットアップ XQZU9 N/A 2.00 2.12 N/A 2.12 ns
TPHMMCMCC_XQZU9 ホールド N/A -0.11 -0.11 N/A -0.18 ns
TPSMMCMCC_XQZU11 セットアップ XQZU11 N/A 1.89 2.02 N/A 2.02 ns
TPHMMCMCC_XQZU11 ホールド -0.20 -0.20 -0.20 N/A -0.25 ns
TPSMMCMCC_XQZU15 セットアップ XQZU15 N/A 1.99 2.12 N/A 2.12 ns
TPHMMCMCC_XQZU15 ホールド N/A -0.10 -0.10 N/A -0.16 ns
TPSMMCMCC_XQZU19 セットアップ XQZU19 N/A 1.89 2.03 N/A 2.03 ns
TPHMMCMCC_XQZU19 ホールド N/A -0.16 -0.16 N/A -0.23 ns
  1. セットアップおよびホールド タイムは、ワースト ケースの条件下 (プロセス、電圧、温度) で計測されています。セットアップ タイムは、プロセス、温度変化、および電圧変化が最も緩やかな条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセス、温度変化、および電圧変化が最も急な条件下のグローバル クロック入力信号に対して計測されています。
  2. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
  3. 各信号規格の使用によって発生するデューティ サイクルのずれは、IBIS を使用して確認してください。
表 3. サンプリング ウィンドウ
説明 スピード グレードおよび VCCINT 動作電圧 単位
0.90V 0.85V 0.72V
-3 -2 -1 -2 -1
TSAMP_BUFG 1 510 610 610 610 610 ps
TSAMP_NATIVE_DPA 2 100 100 125 125 150 ps
TSAMP_NATIVE_BISC 3 60 60 85 85 110 ps
  1. このパラメーターは、さまざまな電圧、温度、プロセスでの Zynq UltraScale+ MPSoC DDR 入力レジスタの総サンプリング エラー数を示します。特性評価では、MMCM を使用して DDR 入力レジスタの動作エッジをキャプチャしています。CLK0 MMCM ジッター、MMCM 精度 (位相オフセット)、MMCM 位相シフト精度が含まれます。ただし、パッケージまたはクロック ツリー スキューは含まれません。
  2. これらのパラメーターは、ダイナミック位相アライメントを使用する場合の RX_BITSLICE の受信サンプリング エラーです。
  3. このパラメーターは、ビルトイン セルフ キャリブレーション (BISC) を使用する場合の RX_BITSLICE の受信サンプリング エラーです。
表 4. ダイナミック位相調整アプリケーションにおける入力ロジックの特性 (コンポーネント モード)
説明 スピード グレードおよび VCCINT 動作電圧 単位
0.90V 0.85V 0.72V
-3 -2 -1 -2 -1
TINPUT_LOGIC_UNCERTAINTY 1 40 ps
TCAL_ERROR 2 24 ps
  1. Input_logic_uncertainty には、入力ロジック (入力レジスタ、IDDRE1 または ISERDESE3) に対するセットアップ/ホールドおよびパターン依存のジッターが考慮されています。
  2. IDELAY の精度に基づく量子化の影響に関連したキャリブレーション エラーです。最適なパフォーマンスを得るには、キャリブレーションが入力それぞれに対して実行される必要があります。