出力遅延の計測方法

Zynq UltraScale+ MPSoC データシート: DC 特性および AC スイッチ特性 (DS925)

Document ID
DS925
Release Date
2023-12-26
Revision
1.26 日本語

出力遅延は、短い出力トレースで計測されます。すべてのテストで標準の終端を使用しました。トレースの伝搬遅延は個別に特性評価され、最終的な計測値から差し引かれるため、図 1 および図 2 に示す一般的なテスト セットアップには含まれていません。

図 1. シングルエンドのテスト セットアップ

図 2. 差動のテスト セットアップ

VREF、RREF、CREF、および VMEAS パラメーターによって、各 I/O 規格のテスト条件が完全に設定されます。アプリケーションにおける伝搬遅延は、次の手順に従って IBIS シミュレーションを実行すると最も正確に見積もることができます。

  1. 表 1 の値を用いて一般的なテスト セットアップに使用される出力ドライバーをシミュレーションします。
  2. VMEAS までの時間を記録します。
  3. 負荷を示すために適切な IBIS モデルまたは容量値を用いて実際の PCB トレースと負荷に通常使用される出力ドライバーをシミュレーションします。
  4. VMEAS までの時間を記録します。
  5. 手順 2 と手順 4 の結果を比較します。遅延の増加または減少から PCB トレースの実際の伝搬遅延がわかります。
表 1. 出力遅延の計測方法
説明 I/O 規格の属性 RREF (Ω) CREF 1 (pF) VMEAS (V) VREF (V)
LVCMOS、1.2V LVCMOS12 1M 0 0.6 0
LVCMOS、1.5V LVCMOS15 1M 0 0.75 0
LVCMOS、1.8V LVCMOS18 1M 0 0.9 0
LVCMOS、2.5V LVCMOS25 1M 0 1.25 0
LVCMOS、3.3V LVCMOS33 1M 0 1.65 0
LVTTL、3.3V LVTTL 1M 0 1.65 0
LVDCI、HSLVDCI、1.5V LVDCI_15、HSLVDCI_15 50 0 VREF 0.75
LVDCI、HSLVDCI、1.8V LVDCI_15、HSLVDCI_18 50 0 VREF 0.9
HSTL (高速トランシーバー ロジック)、クラス I、1.2V HSTL_I_12 50 0 VREF 0.6
HSTL、クラス I、1.5V HSTL_I 50 0 VREF 0.75
HSTL、クラス I、1.8V HSTL_I_18 50 0 VREF 0.9
HSUL (高速非終端ロジック)、1.2V HSUL_12 50 0 VREF 0.6
SSTL12 (スタブ直列終端ロジック)、1.2V SSTL12 50 0 VREF 0.6
SSTL135 および SSTL135 クラス II、1.35V SSTL135、SSTL135_II 50 0 VREF 0.675
SSTL15 および SSTL15 クラス II、1.5V SSTL15、SSTL15_II 50 0 VREF 0.75
SSTL18、クラス I およびクラス II、1.8V SSTL18_I、SSTL18_II 50 0 VREF 0.9
POD10、1.0V POD10 50 0 VREF 1.0
POD12、1.2V POD12 50 0 VREF 1.2
DIFF_HSTL、クラス I、1.2V DIFF_HSTL_I_12 50 0 VREF 0.6
DIFF_HSTL、クラス I、1.5V DIFF_HSTL_I 50 0 VREF 0.75
DIFF_HSTL、クラス I、1.8V DIFF_HSTL_I_18 50 0 VREF 0.9
DIFF_HSUL、1.2V DIFF_HSUL_12 50 0 VREF 0.6
DIFF_SSTL12、1.2V DIFF_SSTL12 50 0 VREF 0.6
DIFF_SSTL135 および DIFF_SSTL135 クラス II、1.35V DIFF_SSTL135、DIFF_SSTL135_II 50 0 VREF 0.675
DIFF_SSTL15 および DIFF_SSTL15 クラス II、1.5V DIFF_SSTL15、DIFF_SSTL15_II 50 0 VREF 0.75
DIFF_SSTL18、クラス I および II、1.8V DIFF_SSTL18_I、DIFF_SSTL18_II 50 0 VREF 0.9
DIFF_POD10、1.0V DIFF_POD10 50 0 VREF 1.0
DIFF_POD12、1.2V DIFF_POD12 50 0 VREF 1.2
LVDS (低電圧差動信号)、1.8V LVDS 100 0 0 2 0
SUB_LVDS、1.8V SUB_LVDS 100 0 0 2 0
MIPI D-PHY (高速) 1.2V MIPI_DPHY_DCI_HS 100 0 0 2 0
MIPI D-PHY (低電力) 1.2V MIPI_DPHY_DCI_LP 1M 0 0.6 0
  1. CREF はプローブの容量を示し、通常は 0pF です。
  2. 記載されている値は差動出力電圧です。