PS クロック

Zynq UltraScale+ RFSoC データシート: DC 特性および AC スイッチ特性 (DS926)

Document ID
DS926
Release Date
2023-05-16
Revision
1.12 日本語
表 1. PS の基準クロックの要件
シンボル 説明 1 最小 標準 最大 単位
TRMSJPSCLK PS_REF_CLK 入力 RMS クロック ジッター 3 ps
TPJPSCLK

PS_REF_CLK 入力周期ジッター (Peak-to-Peak)

クロック サイクル数 = 10,000

50 ps
TDCPSCLK PS_REF_CLK デューティ サイクル 45 55 %
TRFPSCLK PS_REF_CLK の立ち上がり時間 (20% – 80%) および立ち下がり時間 (80% – 20%) 2.22 ns
FPSCLK PS_REF_CLK 周波数 27 60 MHz
  1. この表の値は、ほかの PS 基準クロック入力 ALT_REF_CLK、AUX_REF_CLK、および VIDEO_CLK に適用可能です。
表 2. PS RTC の水晶振動子の要件
シンボル 説明 1 最小 標準 最大 単位
FXTAL 水晶振動子の並列共振周波数 32.8 kHz
TFTXTAL 周波数偏差 -20 20 ppm
CXTAL 水晶振動子の並列共振の負荷容量 12.5 pF
RESR 水晶振動子の ESR (16.8 および 19.2MHz) 70
CSHUNT 水晶振動子の分路 (シャント) 容量 1.4 pF
  1. 詳細は、 『Zynq UltraScale+ デバイス テクニカル リファレンス マニュアル』 (UG1085) のクリスタル回路の例を参照してください。
表 3. PS PLL のスイッチ特性
シンボル 説明 スピード グレード 単位
-2 -1
TLOCKPSPLL PLL 最大ロック時間 100 100 µs
FPSPLLMAX PLL 最大出力周波数 1600 1600 MHz
FPSPLLMIN PLL 最小出力周波数 750 750 MHz
FPSPLLVCOMAX PLL 最大 VCO 周波数 3000 3000 MHz
FPSPLLVCOMIN PLL 最小 VCO 周波数 1500 1500 MHz
表 4. PS リセットのアサートのタイミング要件
シンボル 説明 最小 標準 最大 単位
TPSPOR PS_POR_B アサート時間 1 10 µs
TPSRST PS_SRST_B アサート時間 3 PS_REF_CLK クロック サイクル
  1. PS_POR_B は、電源投入時 Low にアサートし、すべての PS 電源が最小レベルに達した後 TPSPOR 時間アサートしたままにしておく必要があります。PS および PL へ電源が同時に投入され、アプリケーションが電源投入後の PS と PL を両方使用する場合、PS_POR_B は TPOR,MAX の間 Low にアサートする必要があります。
表 5. PS クロックのスイッチ特性
シンボル 説明 スピード グレード 単位
-2 -1
FTOPSW_MAINMAX FPD AXI インターコネクト クロックの最大周波数 533 533 MHz
FTOPSW_LSBUSMAX FPD APB バス クロックの最大周波数 100 100 MHz
FGDMAMAX FPD-DMA コントローラー クロックの最大周波数 600 600 MHz
FDPDMAMAX DisplayPort コントローラー クロックの最大周波数 600 600 MHz
FLPD_SWITCH_CTRLMAX LPD AXI インターコネクト クロックの最大周波数 500 500 MHz
FLPD_LSBUS_CTRLMAX LPD APB バス クロックの最大周波数 100 100 MHz
FADMAMAX LPD-DMA 最大周波数 500 500 MHz
FAPLL_TO_LPDMAX APLL_TO_LPD 最大周波数 533 533 MHz
FDPLL_TO_LPDMAX DPLL_TO_LPD 最大周波数 533 533 MHz
FVPLL_TO_LPDMAX VPLL_TO_LPD 最大周波数 533 533 MHz
FIOPLL_TO_FPDMAX IOPLL_TO_FPD 最大周波数 533 533 MHz
FRPLL_TO_FPDMAX RPLL_TO_FPD 最大周波数 533 533 MHz