RF-ADC/RF-DAC と PL 間インターフェイスのスイッチ特性

Zynq UltraScale+ RFSoC データシート: DC 特性および AC スイッチ特性 (DS926)

Document ID
DS926
Release Date
2023-05-16
Revision
1.12 日本語

次の表に、AXI4 インターフェイスのパフォーマンスを示します。

表 1. RF-ADC/RF-DAC と PL 間インターフェイスのパフォーマンス
シンボル 説明 1 最小 最大 単位
FAXI_LITE_CLK AXI4-Lite クロック周波数 10 250 MHz
FADC_GEARBOX_FIFO ZU25DR、ZU27DR、ZU28DR、ZU29DR、および ZU39DR の RF-ADC タイル インターフェイスの最大クロック周波数 520 MHz
ZU42DR、ZU43DR、ZU46DR、ZU47DR、ZU48DR、ZU49DR、ZU63DR、ZU64DR、ZU65DR、および ZU67DR の RF-ADC タイル インターフェイスの最大クロック周波数 614 MHz
FDAC_GEARBOX_FIFO ZU25DR、ZU27DR、ZU28DR、ZU29DR、および ZU39DR の RF-DAC タイル インターフェイスの最大クロック周波数 500 MHz
デジタル アップ コンバーター (DUC) が有効な場合の ZU42DR、ZU43DR、ZU46DR、ZU47DR、ZU48DR、ZU49DR、ZU63DR、ZU64DR、ZU65DR、および ZU67DR における RF-DAC タイル インターフェイスの最大クロック周波数 614 MHz
DUC をバイパスする場合の ZU42DR、ZU43DR、ZU46DR、ZU47DR、ZU48DR、ZU49DR、ZU63DR、ZU64DR、ZU65DR、および ZU67DR における RF-DAC タイル インターフェイスの最大クロック周波数 625 MHz
  1. 特定の DAC および ADC インターフェイス設定におけるデータ転送を達成するのに必要な AXI4-Stream クロック周波数の詳細は、 Zynq UltraScale+ RFSoC RF Data Converter LogiCORE IP 製品ガイド』 (PG269) を参照してください。