デバイスの Pin-to-Pin 入力パラメーターのガイドライン

Zynq UltraScale+ RFSoC データシート: DC 特性および AC スイッチ特性 (DS926)

Document ID
DS926
Release Date
2023-05-16
Revision
1.12 日本語

次の表に示す Pin-to-Pin の値は、デバイス中央でのクロック ルート配置に基づいています。選択したルート配置が異なると、実際の Pin-to-Pin 値も変わってきます。実際の Pin-to-Pin 値は、Vivado Design Suite のタイミング レポートを確認してください。

表 1. 3.3V HD I/O を使用したグローバル クロック入力のセットアップおよびホールド (MMCM なし)
シンボル 説明 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
SSTL15 規格を使用した、グローバル クロック入力信号に対する入力セットアップ/ホールド タイム 123
TPSFD_ZU21 グローバル クロック入力と入力フリップフロップ (またはラッチ) 間 (MMCM なし) セットアップ XCZU21 0.81 0.83 1.68 1.83 ns
TPHFD_ZU21 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU25 セットアップ XCZU25 0.57 0.57 1.39 1.52 ns
TPHFD_ZU25 ホールド 0.79 0.88 0.39 0.39 ns
TPSFD_ZU27 セットアップ XCZU27 0.81 0.83 1.68 1.83 ns
TPHFD_ZU27 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU28 セットアップ XCZU28 0.81 0.83 1.68 1.83 ns
TPHFD_ZU28 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU29 セットアップ XCZU29 0.81 0.83 1.68 1.83 ns
TPHFD_ZU29 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU39 セットアップ XCZU39 0.81 N/A 1.68 N/A ns
TPHFD_ZU39 ホールド 0.64 N/A 0.22 N/A ns
TPSFD_ZU42 セットアップ XCZU42 1.93 2.08 1.93 2.08 ns
TPHFD_ZU42 ホールド 0.49 0.49 0.04 0.04 ns
TPSFD_ZU43 セットアップ XCZU43 0.81 0.83 1.69 1.83 ns
TPHFD_ZU43 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU46 セットアップ XCZU46 0.81 0.83 1.69 1.83 ns
TPHFD_ZU46 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU47 セットアップ XCZU47 0.81 0.83 1.69 1.83 ns
TPHFD_ZU47 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU48 セットアップ XCZU48 0.81 0.83 1.69 1.83 ns
TPHFD_ZU48 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU49 セットアップ XCZU49 0.81 0.83 1.69 1.83 ns
TPHFD_ZU49 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_ZU63 セットアップ XCZU63 1.92 2.08 1.92 2.08 ns
TPHFD_ZU63 ホールド 0.49 0.49 0.04 0.04 ns
TPSFD_ZU64 セットアップ XCZU64 1.92 2.08 1.92 2.08 ns
TPHFD_ZU64 ホールド 0.49 0.49 0.04 0.04 ns
TPSFD_ZU65 セットアップ XCZU65 1.92 2.08 1.92 2.08 ns
TPHFD_ZU65 ホールド 0.49 0.49 0.04 0.04 ns
TPSFD_ZU67 セットアップ XCZU67 1.92 2.08 1.92 2.08 ns
TPHFD_ZU67 ホールド 0.49 0.49 0.04 0.04 ns
TPSFD_XQZU21 セットアップ XQZU21 0.81 0.83 N/A 1.83 ns
TPHFD_XQZU21 ホールド 0.64 0.69 N/A 0.22 ns
TPSFD_XQZU28 セットアップ XQZU28 0.81 0.83 N/A 1.83 ns
TPHFD_XQZU28 ホールド 0.64 0.69 N/A 0.22 ns
TPSFD_XQZU29 セットアップ XQZU29 0.81 0.83 N/A 1.83 ns
TPHFD_XQZU29 ホールド 0.64 0.69 N/A 0.22 ns
TPSFD_XQZU48   セットアップ XQZU48 0.81 0.83 1.69 1.83 ns
TPHFD_XQZU48 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_XQZU49 セットアップ XQZU49 0.81 0.83 1.69 1.83 ns
TPHFD_XQZU49 ホールド 0.64 0.69 0.22 0.22 ns
TPSFD_XQZU65 セットアップ XQZU65 1.92 2.08 1.92 2.08 ns
TPHFD_XQZU65 ホールド 0.49 0.49 0.04 0.04 ns
TPSFD_XQZU67 セットアップ XQZU67 1.92 2.08 1.92 2.08 ns
TPHFD_XQZU67 ホールド 0.49 0.49 0.04 0.04 ns
  1. セットアップおよびホールド タイムは、ワースト ケースの条件下 (プロセス、電圧、温度) で計測されています。セットアップ タイムは、プロセス、温度変化、および電圧変化が最も緩やかな条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセス、温度変化、および電圧変化が最も急な条件下のグローバル クロック入力信号に対して計測されています。
  2. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
  3. 各信号規格の使用によって発生するデューティ サイクルのずれは、IBIS を使用して確認してください。
表 2. グローバル クロック入力のセットアップおよびホールド (MMCM あり)
シンボル 説明 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
SSTL15 規格を使用した、グローバル クロック入力信号に対する入力セットアップ/ホールド タイム 123
TPSMMCMCC_ZU21 グローバル クロック入力と入力フリップフロップ (またはラッチ) 間 (MMCM あり) セットアップ XCZU21 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU21 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU25 セットアップ XCZU25 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU25 ホールド -0.11 –0.11 –0.20 –0.20 ns
TPSMMCMCC_ZU27 セットアップ XCZU27 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU27 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU28 セットアップ XCZU28 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU28 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU29 セットアップ XCZU29 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU29 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU39 セットアップ XCZU39 1.95 N/A 1.95 N/A ns
TPHMMCMCC_ZU39 ホールド -0.09 N/A -0.18 N/A ns
TPSMMCMCC_ZU42 セットアップ XCZU42 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_ZU42 ホールド -0.08 –0.08 –0.08 –0.08 ns
TPSMMCMCC_ZU43 セットアップ XCZU43 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU43 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU46 セットアップ XCZU46 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU46 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU47 セットアップ XCZU47 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU47 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU48 セットアップ XCZU48 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU48 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU49 セットアップ XCZU49 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_ZU49 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_ZU63 セットアップ XCZU63 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_ZU63 ホールド -0.08 –0.08 –0.08 –0.08 ns
TPSMMCMCC_ZU64 セットアップ XCZU64 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_ZU64 ホールド -0.08 –0.08 –0.08 –0.08 ns
TPSMMCMCC_ZU65 セットアップ XCZU65 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_ZU65 ホールド -0.08 –0.08 –0.08 –0.08 ns
TPSMMCMCC_ZU67 セットアップ XCZU67 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_ZU67 ホールド -0.08 –0.08 –0.08 –0.08 ns
TPSMMCMCC_XQZU21 セットアップ XQZU21 1.95 2.09 N/A 2.09 ns
TPHMMCMCC_XQZU21 ホールド -0.09 –0.09 N/A -0.18 ns
TPSMMCMCC_XQZU28 セットアップ XQZU28 1.95 2.09 N/A 2.09 ns
TPHMMCMCC_XQZU28 ホールド -0.09 –0.09 N/A -0.18 ns
TPSMMCMCC_XQZU29 セットアップ XQZU29 1.95 2.09 N/A 2.09 ns
TPHMMCMCC_XQZU29 ホールド -0.09 –0.09 N/A -0.18 ns
TPSMMCMCC_XQZU48   セットアップ XQZU48 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_XQZU48 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_XQZU49 セットアップ XQZU49 1.95 2.09 1.95 2.09 ns
TPHMMCMCC_XQZU49 ホールド -0.09 –0.09 –0.18 –0.18 ns
TPSMMCMCC_XQZU65 セットアップ XQZU65 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_XQZU65 ホールド -0.08 –0.08 –0.08 –0.08 ns
TPSMMCMCC_XQZU67 セットアップ XQZU67 1.99 2.14 1.99 2.14 ns
TPHMMCMCC_XQZU67 ホールド -0.08 –0.08 –0.08 –0.08 ns
  1. セットアップおよびホールド タイムは、ワースト ケースの条件下 (プロセス、電圧、温度) で計測されています。セットアップ タイムは、プロセス、温度変化、および電圧変化が最も緩やかな条件下のグローバル クロック入力信号に対して、ホールド タイムは、プロセス、温度変化、および電圧変化が最も急な条件下のグローバル クロック入力信号に対して計測されています。
  2. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
  3. 各信号規格の使用によって発生するデューティ サイクルのずれは、IBIS を使用して確認してください。
表 3. サンプリング ウィンドウ
説明 スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
TSAMP_BUFG 1 610 610 610 610 ps
TSAMP_NATIVE_DPA 2 100 125 125 150 ps
TSAMP_NATIVE_BISC 3 60 85 85 110 ps
  1. このパラメーターは、さまざまな電圧、温度、プロセスでの Zynq UltraScale+ RFSoC DDR 入力レジスタの総サンプリング エラー数を示します。計測方法として、MMCM を使用して DDR 入力レジスタの動作エッジをキャプチャします。CLK0 MMCM ジッター、MMCM 精度 (位相オフセット)、MMCM 位相シフト精度が含まれます。ただし、パッケージまたはクロック ツリー スキューは含まれません。
  2. これらのパラメーターは、ダイナミック位相アライメントを使用する場合の RX_BITSLICE の受信サンプリング エラーです。
  3. このパラメーターは、ビルトイン セルフ キャリブレーション (BISC) を使用する場合の RX_BITSLICE の受信サンプリング エラーです。
表 4. ダイナミック位相調整アプリケーションにおける入力ロジックの特性 (コンポーネント モード)
説明 スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
TINPUT_LOGIC_UNCERTAINTY 1 40 ps
TCAL_ERROR 2 24 ps
  1. Input_logic_uncertainty には、入力ロジック (入力レジスタ、IDDRE1 または ISERDESE3) に対するセットアップ/ホールドおよびパターン依存のジッターが考慮されています。
  2. IDELAY の精度に基づく量子化の影響に関連したキャリブレーション エラーです。最適なパフォーマンスを得るには、キャリブレーションが入力それぞれに対して実行される必要があります。