デバイスの Pin-to-Pin 出力パラメーターのガイドライン

Zynq UltraScale+ RFSoC データシート: DC 特性および AC スイッチ特性 (DS926)

Document ID
DS926
Release Date
2023-05-16
Revision
1.12 日本語

次の表に示す Pin-to-Pin の値は、デバイス中央でのクロック ルート配置に基づいています。選択したルート配置が異なると、実際の Pin-to-Pin 値も変わってきます。実際の Pin-to-Pin 値は、Vivado Design Suite のタイミング レポートを確認してください。

表 1. グローバル クロック入力から出力までの遅延 (MMCM なし)、(クロック領域近辺)
シンボル 説明 1 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
SSTL15 グローバル クロック入力から出力までの遅延 (出力フリップフロップ使用、スルー レート = Fast、MMCM なし)
TICKOF グローバル クロック入力と出力フリップフロップ間 (MMCM なし)、(クロック領域近辺) XCZU21DR 6.26 6.73 7.80 8.36 ns
XCZU25DR 6.05 6.50 7.55 8.09 ns
XCZU27DR 6.26 6.73 7.80 8.36 ns
XCZU28DR 6.26 6.73 7.80 8.36 ns
XCZU29DR 6.26 6.73 7.80 8.36 ns
XCZU39DR 6.26 N/A 7.80 N/A ns
XCZU42DR 6.28 6.77 7.86 8.42 ns
XCZU43DR 6.26 6.73 7.80 8.36 ns
XCZU46DR 6.26 6.73 7.80 8.36 ns
XCZU47DR 6.26 6.73 7.80 8.36 ns
XCZU48DR 6.26 6.73 7.80 8.36 ns
XCZU49DR 6.26 6.73 7.80 8.36 ns
XCZU63DR 6.28 6.77 7.86 8.42 ns
XCZU64DR 6.28 6.77 7.86 8.42 ns
XCZU65DR 6.28 6.77 7.86 8.42 ns
XCZU67DR 6.28 6.77 7.86 8.42 ns
XQZU21DR 6.26 6.73 N/A 8.36 ns
XQZU28DR 6.26 6.73 N/A 8.36 ns
XQZU29DR 6.26 6.73 N/A 8.36 ns
XQZU48DR 6.26 6.73 7.80 8.36 ns
XQZU49DR 6.26 6.73 7.80 8.36 ns
XQZU65DR 6.28 6.77 7.86 8.42 ns
XQZU67DR 6.28 6.77 7.86 8.42 ns
  1. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
表 2. グローバル クロック入力から出力までの遅延 (MMCM なし)、(クロック領域から離れている)
シンボル 説明 1 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
SSTL15 グローバル クロック入力から出力までの遅延 (出力フリップフロップ使用、スルー レート = Fast、MMCM なし)
TICKOF_FAR グローバル クロック入力と出力フリップフロップ間 (MMCM なし)、(クロック領域から離れている) XCZU21DR 6.89 7.39 8.64 9.27 ns
XCZU25DR 6.48 6.96 8.11 8.71 ns
XCZU27DR 6.89 7.39 8.64 9.27 ns
XCZU28DR 6.89 7.39 8.64 9.27 ns
XCZU29DR 6.89 7.39 8.64 9.27 ns
XCZU39DR 6.89 N/A 8.64 N/A ns
XCZU42DR 6.05 6.51 7.64 8.20 ns
XCZU43DR 6.89 7.39 8.64 9.27 ns
XCZU46DR 6.89 7.39 8.64 9.27 ns
XCZU47DR 6.89 7.39 8.64 9.27 ns
XCZU48DR 6.89 7.39 8.64 9.27 ns
XCZU49DR 6.89 7.39 8.64 9.27 ns
XCZU63DR 6.05 6.51 7.64 8.20 ns
XCZU64DR 6.05 6.51 7.64 8.20 ns
XCZU65DR 6.05 6.51 7.64 8.20 ns
XCZU67DR 6.05 6.51 7.64 8.20 ns
XQZU21DR 6.89 7.39 N/A 9.27 ns
XQZU28DR 6.89 7.39 N/A 9.27 ns
XQZU29DR 6.89 7.39 N/A 9.27 ns
XQZU48DR 6.89 7.39 8.64 9.27 ns
XQZU49DR 6.89 7.39 8.64 9.27 ns
XQZU65DR 6.05 6.51 7.64 8.20 ns
XQZU67DR 6.05 6.51 7.64 8.20 ns
  1. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
表 3. グローバル クロック入力から出力までの遅延 (MMCM あり)
シンボル 説明 12 デバイス スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
SSTL15 グローバル クロック入力から出力までの遅延 (出力フリップフロップ使用、スルー レート = Fast、MMCM あり)
TICKOFMMCMCC グローバル クロック入力と出力フリップフロップ間 (MMCM あり) XCZU21DR 2.31 2.53 2.97 3.13 ns
XCZU25DR 2.28 2.49 2.96 3.12 ns
XCZU27DR 2.31 2.53 2.97 3.13 ns
XCZU28DR 2.31 2.53 2.97 3.13 ns
XCZU29DR 2.31 2.53 2.97 3.13 ns
XCZU39DR 2.31 N/A 2.97 N/A ns
XCZU42DR 2.22 2.43 2.87 3.02 ns
XCZU43DR 2.31 2.53 2.97 3.13 ns
XCZU46DR 2.31 2.53 2.97 3.13 ns
XCZU47DR 2.31 2.53 2.97 3.13 ns
XCZU48DR 2.31 2.53 2.97 3.13 ns
XCZU49DR 2.31 2.53 2.97 3.13 ns
XCZU63DR 2.22 2.43 2.87 3.02 ns
XCZU64DR 2.22 2.43 2.87 3.02 ns
XCZU65DR 2.22 2.43 2.87 3.02 ns
XCZU67DR 2.22 2.43 2.87 3.02 ns
XQZU21DR 2.31 2.53 N/A 3.13 ns
XQZU28DR 2.31 2.53 N/A 3.13 ns
XQZU29DR 2.31 2.53 N/A 3.13 ns
XQZU48DR 2.31 2.53 2.97 3.13 ns
XQZU49DR 2.31 2.53 2.97 3.13 ns
XQZU65DR 2.22 2.43 2.87 3.02 ns
XQZU67DR 2.22 2.43 2.87 3.02 ns
  1. この表には、1 つのグローバル クロック入力で、アクセス可能なカラムにある垂直クロック ラインが 1 本駆動され、アクセス可能な I/O および CLB フリップフロップのクロックがすべて、そのグローバル クロック ネットで駆動されている場合の値を示しています。
  2. MMCM 出力ジッターはタイミング算出に含まれています。
表 4. ソース同期出力特性 (コンポーネント モード)
説明 スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -2 -1
TOUTPUT_LOGIC_DELAY_VARIATION 1 80 ps
  1. バンク内でコンポーネント モードの出力ロジック (ODDRE1、OSERDESE3) を使用する場合の送信バスにおける遅延の不一致です。