PLL スイッチ特性

Artix UltraScale+ FPGA データシート: DC 特性および AC スイッチ特性 (DS931)

Document ID
DS931
Release Date
2023-12-26
Revision
1.6 日本語
表 1. PLL のスイッチ特性
シンボル 説明 1 スピード グレードおよび VCCINT 動作電圧 単位
0.85V 0.72V
-2 -1 -1
PLL_FINMAX 最大入力クロック周波数 933 800 800 MHz
PLL_FINMIN 最小入力クロック周波数 70 70 70 MHz
PLL_FINJITTER 最大入力クロック周期ジッター クロック入力周期の 20% 以内または最大 1ns
PLL_FINDUTY 入力デューティ サイクル範囲: 70 ~ 399MHz 35 ~ 65 %
入力デューティ サイクル範囲: 400 ~ 499MHz 40 ~ 60 %
入力デューティサイクル範囲: >500MHz 45 ~ 55 %
PLL_FVCOMIN 最小 PLL VCO 周波数 750 750 750 MHz
PLL_FVCOMAX 最大 PLL VCO 周波数 1500 1500 1500 MHz
PLL_TSTATPHAOFFSET PLL 出力のスタティック位相オフセット 2 0.12 0.12 0.12 ns
PLL_TOUTJITTER PLL 出力ジッター 注記 3
PLL_TOUTDUTY PLL CLKOUT0、CLKOUT0B、CLKOUT1、CLKOUT1B のデューティ サイクル精度 4 0.20 0.20 0.20 ns
PLL_TLOCKMAX PLL 最大ロック時間 100 µs
PLL_FOUTMAX CLKOUT0、CLKOUT0B、CLKOUT1、CLKOUT1B での PLL 最大出力周波数 775 667 667 MHz
CLKOUTPHY での PLL 最大出力周波数 2667 2400 2133 MHz
PLL_FOUTMIN CLKOUT0、CLKOUT0B、CLKOUT1、CLKOUT1B での PLL 最小出力周波数 5 5.86 5.86 5.86 MHz
CLKOUTPHY での PLL 最小出力周波数 2 x VCO モード: 1500、1 x VCO モード: 750、0.5 x VCO モード: 375 MHz
PLL_RSTMINPULSE 最小リセット パルス幅 5.00 5.00 5.00 ns
PLL_FPFDMAX PFD (位相周波数検出器) での最大周波数 667.5 667.5 667.5 MHz
PLL_FPFDMIN PFD (位相周波数検出器) での最小周波数 70 70 70 MHz
PLL_FBANDWIDTH 標準 PLL 帯域幅 14 14 14 MHz

PLL_FDPRCLK_MAX

最大 DRP クロック周波数 250 250 250 MHz
  1. PLL では通常の拡散スペクトラム入力クロックがフィルターされません。これは、通常これらの入力がループ フィルターの周波数よりもはるかに低い値のためです。
  2. スタティック オフセットは、同一の位相を持つ任意の PLL 出力間で計測されています。
  3. このパラメーターの値は、クロッキング ウィザードから取得できます。
  4. グローバル クロック バッファーを含みます。
  5. デューティ サイクルが 50% の場合に FVCO/128 として算出した値です。