マルチレート イーサネット MAC (MRMAC) を使用したソリューションに関する資料および詳細は、
『Versal Devices Integrated 100G Multirate Ethernet MAC (MRMAC) LogiCORE IP 製品ガイド』 (PG314) から入手できます。
『Versal アーキテクチャおよび製品データシート: 概要』 (DS950) に、各 Versal プライム デバイスに含まれるブロック数が記載されています。
シンボル | 説明 1 | スピード グレードおよび動作電圧 (VCCINT) 別の機能の性能 | 単位 | |||||
---|---|---|---|---|---|---|---|---|
0.88V (H) | 0.80V (M) | 0.70V (L) | ||||||
-3 | -2 | -2 | -1 | -2 | -1 | |||
FRX_CORE_CLK | 受信コア クロック | 725.000 | 705.250 | 705.250 | 664.063 | 705.250 | 644.531 | MHz |
FTX_CORE_CLK | 送信コア クロック | 725.000 | 705.250 | 705.250 | 664.063 | 705.250 | 644.531 | MHz |
FRX_AXIS_CLK | 受信 AXI4-Stream インターフェイス クロック | 431.762 | 420.000 | 420.000 | 420.000 | 420.000 | 322.266 | MHz |
FTX_AXIS_CLK | 送信 AXI4-Stream インターフェイス クロック | 431.762 | 420.000 | 420.000 | 420.000 | 420.000 | 322.266 | MHz |
FRX_SERDES_CLK | シリアライザー/デシリアライザー クロック | 725.000 | 664.063 | 664.063 | 664.063 | 664.063 | 644.531 | MHz |
FRX_ALT_SERDES_CLK 2 | 受信シリアライザー/デシリアライザー代替クロック | 362.500 | 352.625 | 352.625 | 332.031 | 352.625 | 322.266 | MHz |
FTX_ALT_SERDES_CLK 2 | 送信シリアライザー/デシリアライザー代替クロック | 362.500 | 352.625 | 352.625 | 332.031 | 352.625 | 322.266 | MHz |
FRX_TS_CLK | 受信タイムスタンプ クロック | 350.000 | 350.000 | 350.000 | 350.000 | 350.000 | 350.000 | MHz |
FTX_TS_CLK | 送信タイムスタンプ クロック | 350.000 | 350.000 | 350.000 | 350.000 | 350.000 | 350.000 | MHz |
FRX_FLEXIF_CLK | 受信 Flex インターフェイス クロック | 431.762 | 420.000 | 420.000 | 420.000 | 420.000 | 322.266 | MHz |
FTX_FLEXIF_CLK | 送信 Flex インターフェイス クロック | 431.762 | 420.000 | 420.000 | 420.000 | 420.000 | 322.266 | MHz |
FAPB3_CLK | AMBA® Advanced Peripheral Bus (APB3) クロック | 300.000 | 300.000 | 300.000 | 300.000 | 300.000 | 300.000 | MHz |
|