AI エンジンのスイッチ特性

Versal AI コア シリーズ データシート: DC 特性および AC スイッチ特性 (DS957)

Document ID
DS957
Release Date
2024-02-29
Revision
1.8 日本語

次の表に、AI エンジンおよび AIE ML のパフォーマンス特性を示します。 『Versal アーキテクチャおよび製品データシート: 概要』 (DS950) に、AI エンジン または AIE ML を含むデバイスと、アレイの行列数、PI インターフェイスのタイル数が記載されています。

表 1. AI エンジン のスイッチ特性
シンボル 説明 スピード グレードおよび動作電圧 (VCCINT) 別の機能の性能 単位
0.88V (H) 0.80V (M) 0.70V (L)
-2 -2 -1 -2 -1
FMAX AI エンジン アレイ クロックの最大周波数 1300 1250 1150 1050 1000 MHz
FMAX_AI_PL AI エンジン アレイからプログラマブル ロジックへのインターフェイス 650 625 575 525 500 MHz
表 2. AI エンジン – PL インターフェイスのパフォーマンス
接続タイプ デバイス スピード グレードおよび動作電圧 (VCCINT) 別の機能の総帯域幅 2, 3 単位
0.88V (H) 0.80V (M) 0.70V (L)
-2 -2 -1 -2 -1
PL ー AI エンジン アレイ インターフェイス 1 VC1502 1123.2 1080.0 993.6 907.2 864.0 GB/s
VC1702 1123.2 1080.0 993.6 907.2 864.0 GB/s
VC1802 1622.4 1560.0 1435.2 1310.4 1248.0 GB/s
VC1902 1622.4 1560.0 1435.2 1310.4 1248.0 GB/s
VC2602 1164.8 1120.0 1030.4 940.8 896.0 GB/s
VC2802 1164.8 1120.0 1030.4 940.8 896.0 GB/s
AI エンジン アレイ インターフェイス - AI エンジン アレイ 4 VC1502 884.0 850.0 782.0 714.0 680.0 GB/s
VC1702 884.0 850.0 782.0 714.0 680.0 GB/s
VC1802 1258.4 1210.0 1113.2 1016.4 968.0 GB/s
VC1902 1258.4 1210.0 1113.2 1016.4 968.0 GB/s
VC2602 915.2 880.0 809.6 739.2 704.0 GB/s
VC2802 915.2 880.0 809.6 739.2 704.0 GB/s
AI エンジン アレイ - AI エンジン アレイ インターフェイス 4 VC1502 603.2 580.0 533.6 487.2 464.0 GB/s
VC1702 603.2 580.0 533.6 487.2 464.0 GB/s
VC1802 852.8 820.0 754.4 688.8 656.0 GB/s
VC1902 852.8 820.0 754.4 688.8 656.0 GB/s
VC2602 624.0 600.0 552.0 504.0 480.0 GB/s
VC2802 624.0 600.0 552.0 504.0 480.0 GB/s
AI エンジン アレイ インターフェイス - PL VC1502 842.4 810.0 745.2 680.4 648.0 GB/s
VC1702 842.4 810.0 745.2 680.4 648.0 GB/s
VC1802 1216.8 1170.0 1076.4 982.8 936.0 GB/s
VC1902 1216.8 1170.0 1076.4 982.8 936.0 GB/s
VC2602 873.6 840.0 772.8 705.6 672.0 GB/s
VC2802 873.6 840.0 772.8 705.6 672.0 GB/s
  1. すべての AI エンジン インターフェイス タイルが PL に接続されるわけではありません。
  2. すべての PL AXI4-Stream インターフェイスが最大周波数で動作するとします。
  3. AI エンジン アレイ インターフェイス タイルには、PL と NoC の両方に接続するインターフェイスがあります。これらのインターフェイスへの配線では、AI エンジン アレイ内にある同じストリーミング インターコネクト リソースが共有されます。
  4. 総帯域幅には、水平方向のインターフェイスの使用が含まれます。
注記: PL インターフェイスへの AI エンジン アレイ インターフェイスに関する詳細は、 『Versal アダプティブ SoC AI エンジン アーキテクチャ マニュアル』 (AM009) にある AI エンジン アレイ インターフェイス トポロジ の図および AI エンジン - PL インターフェイスの帯域幅のパフォーマンス の表を参照してください。
注記: PL インターフェイスへの AIE ML アレイ インターフェイスに関する詳細は、 『Versal アダプティブ SoC AIE ML アーキテクチャ マニュアル』 (AM020) にある AIE -ML アレイ インターフェイス トポロジ の図および AIE-AIE アレイ インターフェイス - PL インターフェイスの帯域幅のパフォーマンス の表を参照してください。