シンボル | 説明 | 最小 | 標準 1 | 最大 | 単位 |
---|---|---|---|---|---|
CIN 2 , 3 | パッドの HDIO および PSIO ダイ入力の容量 | – | – | 3.50 | pF |
パッドの XPIO ダイ入力の容量 | – | – | 1.75 | pF | |
IL 3 |
XC デバイスにおける HDIO、XPIO、PSIO のピンあたりの入力または出力リーク電流 (サンプル テスト) |
– | – | 15 | µA |
XQ デバイスにおける HDIO、XPIO、PSIO のピンあたりの入力または出力リーク電流 (サンプル テスト) |
– | – | 20 | µA | |
IRPU 3 | VIN = 0V、VCCO = 3.3V の場合のパッド プルアップ (選択した場合) | 60 | – | 200 | µA |
VIN = 0V、VCCO = 2.5V の場合のパッド プルアップ (選択した場合) | 50 | – | 169 | µA | |
VIN = 0V、VCCO = 1.8V の場合のパッド プルアップ (選択した場合) | 29 | – | 120 | µA | |
VIN = 0V、VCCO = 1.5V の場合のパッド プルアップ (選択した場合) | 30 | – | 120 | µA | |
VIN = 0V、VCCO = 1.2V の場合のパッド プルアップ (選択した場合) | 10 | – | 100 | µA | |
IRPD | VIN = 3.3V の場合のパッド プルダウン (選択した場合) | 60 | – | 200 | µA |
VIN = 1.8V の場合のパッド プルダウン (選択した場合) | 29 | – | 120 | µA | |
ICC_FUSE | eFUSE プログラム時の VCC_FUSE の電源電流 | – | – | 165 | mA |
VP1002、VP1052、VP1102、VP1202、および VP1402 デバイスのバッテリ電源電流 | |||||
ICC_BATT 4, 5 | VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 | – | – | 160 | nA |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 | – | – | 320 | nA | |
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 | – | – | 1360 | nA | |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 | – | – | 1930 | nA | |
VP1502、VP1552、および VP2502 デバイスのバッテリ電源電流 | |||||
ICC_BATT 4, 5 | VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 | – | – | 320 | nA |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 | – | – | 640 | nA | |
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 | – | – | 1520 | nA | |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 | – | – | 2250 | nA | |
VP1702 デバイスのバッテリ電源電流 | |||||
ICC_BATT 4, 5 | VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 | – | – | 480 | nA |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 | – | – | 960 | nA | |
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 | – | – | 1680 | nA | |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 | – | – | 2570 | nA | |
VP1802 および VP2802 デバイスのバッテリ電源電流 | |||||
ICC_BATT 4, 5 | VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 | – | – | 640 | nA |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 | – | – | 1280 | nA | |
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 | – | – | 1840 | nA | |
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 | – | – | 2890 | nA | |
XPIO バンク 6 のプログラム可能なキャリブレーション済みオンダイ終端 (DCI) (JEDEC 仕様に従って計測) | |||||
R 8 | プログラマブル入力終端のテブナン等価抵抗 (x はターゲット インピーダンス 48、60、120、または 240) | –20% 7 | ODT = RTT_x | +20% 7 | Ω |
HDIO バンクのプログラム可能なキャリブレーションなしのオンダイ終端 (JEDEC 仕様に従って計測) | |||||
R 8 | ODT = RTT_48 の場合の VCCO/2 に対するプログラム可能な入力終端のテブナン等価抵抗 | -50% | 48 | +50% | Ω |
差動終端 | XPIO バンクのプログラム可能な差動終端 (TERM_100) | -35% | 100 | +35% | Ω |
|