推奨動作条件下での DC 特性

Versal プレミアム シリーズ データシート: DC 特性および AC スイッチ特性 (DS959)

Document ID
DS959
Release Date
2024-02-29
Revision
1.5 日本語
表 1. 推奨動作条件下での DC 特性
シンボル 説明 最小 標準 1 最大 単位
CIN 2 , 3 パッドの HDIO および PSIO ダイ入力の容量 3.50 pF
パッドの XPIO ダイ入力の容量 1.75 pF
IL 3

XC デバイスにおける HDIO、XPIO、PSIO のピンあたりの入力または出力リーク電流 (サンプル テスト)

15 µA

XQ デバイスにおける HDIO、XPIO、PSIO のピンあたりの入力または出力リーク電流 (サンプル テスト)

20 µA
IRPU 3 VIN = 0V、VCCO = 3.3V の場合のパッド プルアップ (選択した場合) 60 200 µA
VIN = 0V、VCCO = 2.5V の場合のパッド プルアップ (選択した場合) 50 169 µA
VIN = 0V、VCCO = 1.8V の場合のパッド プルアップ (選択した場合) 29 120 µA
VIN = 0V、VCCO = 1.5V の場合のパッド プルアップ (選択した場合) 30 120 µA
VIN = 0V、VCCO = 1.2V の場合のパッド プルアップ (選択した場合) 10 100 µA
IRPD VIN = 3.3V の場合のパッド プルダウン (選択した場合) 60 200 µA
VIN = 1.8V の場合のパッド プルダウン (選択した場合) 29 120 µA
ICC_FUSE eFUSE プログラム時の VCC_FUSE の電源電流 165 mA
VP1002、VP1052、VP1102、VP1202、および VP1402 デバイスのバッテリ電源電流
ICC_BATT 4, 5 VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 160 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 320 nA
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 1360 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 1930 nA
VP1502、VP1552、および VP2502 デバイスのバッテリ電源電流
ICC_BATT 4, 5 VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 320 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 640 nA
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 1520 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 2250 nA
VP1702 デバイスのバッテリ電源電流
ICC_BATT 4, 5 VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 480 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 960 nA
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 1680 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 2570 nA
VP1802 および VP2802 デバイスのバッテリ電源電流
ICC_BATT 4, 5 VCC_BATT = 1.20V でのバッテリ電源電流、RTC は無効 640 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は無効 1280 nA
VCC_BATT = 1.20V でのバッテリ電源電流、RTC は有効 1840 nA
VCC_BATT = 1.50V でのバッテリ電源電流、RTC は有効 2890 nA
XPIO バンク 6 のプログラム可能なキャリブレーション済みオンダイ終端 (DCI) (JEDEC 仕様に従って計測)
R 8 プログラマブル入力終端のテブナン等価抵抗 (x はターゲット インピーダンス 48、60、120、または 240) –20% 7 ODT = RTT_x +20% 7 Ω
HDIO バンクのプログラム可能なキャリブレーションなしのオンダイ終端 (JEDEC 仕様に従って計測)
R 8 ODT = RTT_48 の場合の VCCO/2 に対するプログラム可能な入力終端のテブナン等価抵抗 -50% 48 +50% Ω
差動終端 XPIO バンクのプログラム可能な差動終端 (TERM_100) -35% 100 +35% Ω
  1. 標準値は、標準電圧および 25°C の条件で指定されています。
  2. ここで示した計測結果はパッドのダイ容量であり、パッケージは含まれません。
  3. 複数の SLR がある一部デバイスのピンには、パッケージで複数の SLR ダイ パッドに接続されるものがあります。MODE[3:0]、POR_B、および PUDC_B ピンは、VP1502、VP1552、VP2502 デバイスの場合は特性を 2 倍、VP1702 デバイスでは 3 倍、VP1802 および VP2802 デバイスでは 4 倍にします。VP1702、VP1802、VP2802 デバイスの REF_CLK0 ピンと、VP1802 VP2802 デバイスの REF_CLK1 ピンは特性を 2 倍します。 デバイスの SLR 数は、 『Versal アーキテクチャおよび製品データシート: 概要』 (DS950) を参照してください。IRPU 特性は POR_B には適用されません。
  4. 最大値は、25°C のワースト ケースで指定されています。
  5. バッテリ バックアップ RAM (BBRAM) は常に有効で、ICC_BATT に含まれます。
  6. VR の許容抵抗は (240Ω ±1%) です。
  7. 許容限界値は、安定した電圧と温度でのキャリブレーション後の仕様値です。
  8. オンダイ入力終端抵抗の詳細は、 『Versal アダプティブ SoC SelectIO リソース アーキテクチャ マニュアル』 (AM010) を参照してください。