600G チャネライズド マルチレート イーサネット MAC (DCMAC) を使用したソリューションに関する資料および詳細は、 『Versal Adaptive SoC 600G Channelized Multirate Ethernet Subsystem (DCMAC) 製品ガイド』 (PG369) から入手できます。 Versal Architecture and Product Data Sheet: Overview (DS950) に、各 Versal HBM デバイスに含まれるブロック数が記載されています。
シンボル | 説明 1 | スピード グレードおよび動作電圧 (VCCINT) 別の機能の性能 | 単位 | ||||
---|---|---|---|---|---|---|---|
0.88V (H) | 0.80V (M) | 0.70V (L) | |||||
-3 | -2 | -1 | -2 | -1 | |||
FRX_CORE_CLK | 受信コア クロック | 963.235 | 829.706 | 781.250 | 781.250 | 520.833 | MHz |
FTX_CORE_CLK | 送信コア クロック | 963.235 | 829.706 | 781.250 | 781.250 | 520.833 | MHz |
FRX_AXIS_CLK | 受信 AXI4-Stream インターフェイス クロック | 529.779 | 456.338 | 390.625 | 429.688 | 260.417 | MHz |
FTX_AXIS_CLK | 送信 AXI4-Stream インターフェイス クロック | 529.779 | 456.338 | 390.625 | 429.688 | 260.417 | MHz |
FRX_MAC_IF_CLK | 受信 MAC インターフェイス クロック | 481.618 | 414.853 | 390.625 | 390.625 | 260.417 | MHz |
FTX_MAC_IF_CLK | 送信 MAC インターフェイス クロック | 481.618 | 414.853 | 390.625 | 390.625 | 260.417 | MHz |
FRX_SERDES_CLK | 受信シリアライザー/デシリアライザー クロック | 818.750 | 705.250 | 664.063 | 705.250 | 664.063 | MHz |
FTX_SERDES_CLK | 送信シリアライザー/デシリアライザー クロック | 818.750 | 705.250 | 664.063 | 705.250 | 664.063 | MHz |
FRX_ALT_SERDES_CLK | 受信シリアライザー/デシリアライザー代替クロック | 409.375 | 352.625 | 332.031 | 352.625 | 332.031 | MHz |
FTX_ALT_SERDES_CLK | 送信シリアライザー/デシリアライザー代替クロック | 409.375 | 352.625 | 332.031 | 352.625 | 332.031 | MHz |
FTS_CLK | タイムスタンプ クロック | 350.000 | 350.000 | 350.000 | 350.000 | 350.000 | MHz |
FRX_FLEXIF_CLK | 受信 Flex インターフェイス クロック | 496.212 | 427.424 | 390.625 | 390.625 | 312.500 | MHz |
FTX_FLEXIF_CLK | 送信 Flex インターフェイス クロック | 496.212 | 427.424 | 390.625 | 390.625 | 312.500 | MHz |
FAPB3_CLK | APB3 クロック | 300.000 | 300.000 | 300.000 | 300.000 | 300.000 | MHz |
|