次の表に、この文書の改訂履歴を示します。
セクション | 改訂内容 |
---|---|
2024 年 2 月 29 日、バージョン 1.4 | |
全般的な更新 |
Vivado Design Suite 2023.2.1 v2.02 を使用する場合の -3HSE、-2LSE、-2LLE、-1LSE スピード グレードの XCVH1742 および XCVH1782 デバイス プロダクション リリースを含めるよう 表 1 を更新。 以下の更新も含む。 |
絶対最大定格 | トランシーバーの REFCLK_AC 最大入力電圧を 1.200V から 1.350V に更新。 |
ブロック RAM のスイッチ特性 | -2L スピード グレードの TRCKO_DO_REG 最大値を 0.333 ns から 0.344 ns に更新。 |
DDR4 および LPDDR4/4X メモリ インターフェイス コントローラー | LPDDR4/4X 省ピン コンポーネント インターフェイスの制限を削除 (注記 6)。 |
表 2 | VICM 仕様を追加。LVPECL クロックをサポートするため、VIDIFF の最大値 (peak-to-peak) を 800 mV に変更。 |
GTM トランシーバーのパフォーマンス | 注記 1 を追加。 |
GTM トランシーバー PLL/ロック タイムの適用 | GTM PAM4 の TDLOCK 値を更新。 |
表 2 | VICM 仕様を追加。LVPECL クロックをサポートするため、VIDIFF の最大値 (peak-to-peak) を 800 mV に変更。 |
2023 年 10 月 31 日、バージョン 1.3 | |
全般的な更新 |
Vivado Design Suite 2023.2 v2.01 を使用する場合の次のプロダクション リリースを含む 表 1 の更新。
|
表 2 | TSTG と Tj の最大温度を 120°C に更新。 |
推奨動作条件 | Tj 仕様と注記 15 を更新。 |
注記 8 の PSIO の説明を更新。 | |
注記 9 を更新。 | |
利用可能なスピード グレードおよび動作電圧 | 注記 3 を更新。 |
推奨動作条件下での DC 特性 | 注記 3 を更新。 |
DDR4 および LPDDR4/4X メモリ インターフェイス コントローラー | LPDDR4/LPDDR4X 行を更新し、注記 6 を追加。 |
ネットワーク オン チップのスイッチ特性 | 表に FMAX_NMU_HBM を追加。 |
GTM トランシーバーの基準クロックのスイッチ特性 | 注記 1 を追加。 |
GTM トランシーバーのデジタル モニター クロック | 表を追加。 |
GTYP トランシーバーの基準クロックのスイッチ特性 | 注記 1 を追加。 |
GTYP トランシーバーのデジタル モニター クロック | 表を追加。 |
2023 年 9 月 8 日、バージョン 1.2 | |
全般的な更新 |
Vivado Design Suite 2023.1.2 v2.00 を使用する場合の -3HSE、-2MSE、-2MLE、-1MSE スピード グレードの XCVH1522、XCVH1542、および XCVH1582 プロダクション リリースを含む 表 1 の更新。 これには、スピード グレード、Production シリコンおよびソフトウェアのステータス、デバイスの Pin-to-Pin 出力パラメーターのガイドライン、および デバイスの Pin-to-Pin 入力パラメーターのガイドライン が含まれる。 |
デバイス ID | 各 IDCODE[31:0] を更新。 |
GTYP トランシーバーの電気的仕様への準拠性 | PCIe のサポートを明記。 |
2023 年 6 月 8 日、バージョン 1.1 | |
絶対最大定格 | IDCIN_GTM_AVTT および IDCIN_GTM_GND の値を 12 mA から 16 mA に更新。注記 10 を追加。 |
推奨動作条件 | オーバードライブ電圧を含むよう VCC_PMC を更新し、注記 15 を追加。 |
利用可能なスピード グレードおよび動作電圧 | 注記 1 を更新し、特に指定のない限り、オーバードライブ モードのパフォーマンスは標準モードと同じであることを記載。 |
推奨動作条件下での DC 特性 | IL の値を追加し、SLR (Super Logic Region) を含むデバイスで使用する場合用に CIN および IRPU 値に注記 3 を追加。 |
表 4 | 注記 1、2、3 を追加。 |
表 5 | 注記 2、3、4、5、6、7 を追加。 |
PS ギガビッド イーサネット MAC コントローラー インターフェイス | ギガビット イーサネット MAC タイムスタンプ ユニットの基準クロック周波数 (FGEMTSUREFCLK) に注記 2 を追加。 |
クロック バッファーおよびネットワーク | デバイス別の FMAX 仕様を含めるよう 表 1 の値を更新。 |
GTM トランシーバーの DC 入力および出力レベル | VCMOUTDC 仕様を追加。 |
GTYP トランシーバーの DC 入力および出力レベル | リモート RX が GND に終端されている場合の VCMOUTDC を削除し、注記 2 を追加。注記 3 を更新。 |
GTYP トランシーバーの電気的仕様への準拠性 | PCIe Gen 4 および Gen 5 プロトコルを追加。 |
広帯域幅メモリ コントローラー | LVCMOS 外部基準クロックの最大周波数を 125 MHz に更新。 |
2023 年 1 月 27 日、バージョン 1.0 | |
初版。 | N/A |