1x48 コンポーネント インターフェイス (非反転) - 1.0 日本語

Versal ACAP Programmable Network on Chip and Integrated Memory Controller v1.0 LogiCORE IP 製品ガイド (PG313)

Document ID
PG313
Release Date
2021-04-08
Version
1.0 日本語
図 1. 1x32 (または x48)、ECC ありの LPDDR4/4x インターフェイスの接続

次の図に、非反転構成の 1x48 インターフェイス (1x32 + ECC) のニブル使用状況を示します。DQ はデータ ニブルを示し、AC はアドレス/コマンド/制御ニブルを示し、sys_clk はシステム クロック ペア、RESET_n、および ALERT_n 信号で構成されるニブルを示します。ECC デバイスの AC ニブルは 3 番目のバンクのニブル 0 と 1 にあり、ECC デバイスの DQ ニブルは 3 番目のバンクのニブル 2 と 3、および 2 番目のバンクのニブル 6 と 7 にあります。ECC を使用しない 1x32 インターフェイスでは、3 番目のバンクのすべてのニブル、および 2 番目のバンクのニブル 2、3、6、7、8 が空きニブルになります。詳細なピン配置は、表「LPDDR4/4X コンポーネントのピン配置 (非反転)」を参照してください。

重要: ニブル使用状況の図は、この構成に対して Vivado で出力した固定ピン配置に基づいています。
図 2. 1x48 コンポーネント インターフェイスのニブル使用状況 (非反転)