2x32 コンポーネント インターフェイス (反転) - 1.0 日本語

Versal ACAP Programmable Network on Chip and Integrated Memory Controller v1.0 LogiCORE IP 製品ガイド (PG313)

Document ID
PG313
Release Date
2021-04-08
Version
1.0 日本語

統合 DDRMC は、それぞれ 16 または 32 データ ビットの独立した 2 つの DDR インターフェイスとしても構成可能です。このセクションでは、2x32 LPDDR4/4X インターフェイス (反転) について説明します。

図 1. 2x32 LPDDR4/4x インターフェイスの接続

次の図に、2 つの x32 コンポーネントを使用した反転構成の 2x32 インターフェイスのニブル使用状況を示します。このピン配置は、2x32 省ピンのピン配置に比べ、インターフェイス性能を最大にできます。DQ はデータ ニブルを示し、AC はアドレス/コマンド/制御ニブルを示し、sys_clk は基準クロック ペア、RESET_n、および ALERT_n 信号で構成されるニブルを示します。1x32 インターフェイスでは、1 番目のバンクのすべてのニブル、および 2 番目のバンクのニブル 0、1、4、5、8 が空きニブルになります。

重要: ニブル使用状況の図は、この構成に対して Vivado で出力した固定ピン配置に基づいています。
図 2. 2x32 コンポーネント インターフェイスのニブル使用状況 (反転)