UDIMM/SODIMM インターフェイスの DDR4 ピン配置 (反転) - 1.0 日本語

Versal ACAP Programmable Network on Chip and Integrated Memory Controller v1.0 LogiCORE IP 製品ガイド (PG313)

Document ID
PG313
Release Date
2021-04-08
Version
1.0 日本語

次の図に、反転構成の 72 ビット シングル ランク UDIMM/SODIMM インターフェイス (ECC あり) のニブル使用状況を示します。DQ はデータ ニブルを示し、AC はアドレス/コマンド/制御ニブルを示し、sys_clk はシステム クロック ペア、RESET_n、および ALERT_n で構成されるニブルを示します。64 ビット シングル ランク UDIMM/SODIMM インターフェイス (ECC なし) では、1 番目のバンクのニブル 0、1、8 に加え、ニブル 2 と 3 も空きニブルになります。

重要: ニブル使用状況の図は、この構成に対して Vivado で出力した固定ピン配置に基づいています。
図 1. 72 ビット シングル ランク UDIMM/SODIMM (ECC あり) (反転) のニブル使用状況

次の図に、反転構成の 72 ビット マルチランク (1 スロット、2 ランク) UDIMM/SODIMM インターフェイス (ECC あり) のニブル使用状況を示します。64 ビット マルチランク (1 スロット、2 ランク) UDIMM/SODIMM インターフェイス (ECC なし) では、1 番目のバンクのニブル 8 に加え、ニブル 6 と 7 も空きニブルになります。

重要: ニブル使用状況の図は、この構成に対して Vivado で出力した固定ピン配置に基づいています。
図 2. 72 ビット マルチランク (1 スロット、2 ランク) UDIMM/SODIMM (ECC あり) (反転) のニブル使用状況