ここでは、ザイリンクス ツールを使用し、 Vivado® Design Suite でコアをカスタマイズおよび生成する方法を説明します。
Vivado IP インテグレーターでコアをカスタマイズおよび生成する場合は、
『Vivado Design Suite ユーザー ガイド: IP インテグレーターを使用した IP サブシステムの設計』 (UG994: 英語版、日本語版) を参照してください。デザインの検証または生成時に、IP インテグレーターにより一部のコンフィギュレーション値が自動的に計算される場合があります。値が変更されるかどうかは、この章のパラメーターの説明で確認してください。パラメーター値を確認するには、Tcl コンソールで validate_bd_design
コマンドを実行します。
この章の図には Vivado IDE のスクリーンショットが使用されていますが、現在のバージョンとはレイアウトが異なる場合があります。
axi_noc を設定するには、IP インテグレーターのキャンバスでインスタンスをダブルクリックし、設定ダイアログ ボックスを開きます。このダイアログ ボックスでは、axi_noc インスタンスの入力および出力ポートの数とタイプを設定し、NoC を通過する接続を定義できます。また、メモリ コントローラーを NoC に接続し、コントローラーと外部 DDR のパラメーターを設定することもできます。