書き込みセンタリング (複雑) - 1.0 日本語

Versal ACAP Programmable Network on Chip and Integrated Memory Controller v1.0 LogiCORE IP 製品ガイド (PG313)

Document ID
PG313
Release Date
2021-04-08
Version
1.0 日本語
より難易度の高い複雑データ パターンを使用して、ISI やノイズなどシステムのシグナル インテグリティに負荷を与えながら、DQS をメモリでの DQ ウィンドウの中央に揃えます。

これは、次の手順で実行します。

  1. DQ および DBI からの遅延をクリアします。
  2. Delay DQ および DBI を遅らせて、バイト レーンの有効ウィンドウ (有効ウィンドウの左側) を検出します。
  3. ノイズ領域の右側 (有効ウィンドウの右側) が検出されるまで、DQ と DBI の遅延を増やします。
  4. DQ および DBI 遅延を計算してセンタリングします。
レジスタ名 数量 説明
Fx_WRCMPLX_RIGHT_MARGIN_FCRSE バイト 右側マージンのタップ数 (10 タップ刻み)
Fx_WRCMPLX_RIGHT_MARGIN バイト 右側マージンのタップ数
Fx_WRCMPLX_LEFT_MARGIN_FCRSE バイト 左側マージンのタップ数 (10 タップ刻み)
Fx_WRCMPLX_LEFT_MARGIN バイト 左側マージンのタップ数
Fx_WRCMPLX_ODLY_DQS_FINAL バイト DQS の最終的な遅延値
Fx_WRCMPLX_ODLY_DQ_FINAL DQ ピン DQ ビットの最終的な遅延値
Fx_WRCMPLX_ODLY_DBI_FINAL DBI ピン DBI ビットの最終的な遅延値