DPUCVDX8H には次の機能があります。
- コンフィギュレーション レジスタおよびステータス レジスタへのアクセス用に 1 つの 32 ビット AXI スレーブ インターフェイスを NoC またはシェル デザインに接続可能。
- コード フェッチのために NoC に接続された 1 つの 256 ビット AXI マスター インターフェイス。
- モデル パラメーターの読み込みのために NoC に接続された 4 つの 256 ビット AXI マスター インターフェイス。
- DPUCVDX8H がその入力/出力/中間機能マップを DRAM で動作させるために NoC に接続された 1 ~ 8 の 512 ビット AXI マスター インターフェイス。
DPUCVDX8H の主な機能の一部を次に示します。
- 構成可能なハードウェア コンフィギュレーション: エンジンの数
- Convolution、Deconvolution
- Max Pooling
- AveragePool
- ReLU、ReLU6、および Leaky ReLU
- Concat
- Elementwise-sum
- Dilation
- Reorg
- Fully Connected Layer
- Batch Normalization
- Split