SOM の I/O タイミング モデル

Kria SOM キャリア カード 設計ガイド (UG1091)

Document ID
UG1091
Release Date
2023-11-03
Revision
1.5 日本語

MPSoC のパッケージ遅延および SOM のトレース長に関する情報は、ボード間コネクタのピン名と関連する MPSoC ピン ファンクションのネット名ごとに定義されています。SOM のトレース遅延ファイルを参照してください。

  • 『Kria K26 SOM トレース遅延ファイル』 (XTP688)
  • 『Kria K24 SOM トレース遅延ファイル』 (XTP779)

I/O タイミング モデルを作成する場合、MIO、HDIO、および HPIO に関連するすべてのインターフェイスについて、AMD Zynq™ UltraScale+™ MPSoC パッケージと SOM PCB の信号遅延を含める必要があります。また、キャリア カードの設計では、個々の実装に関連するトレース長の定義を含める必要があります。

Vivado デバイス モデルは、MPSoC に関連するタイミング モデル情報を取り込みます。キャリア カードを設計する際は、MPSoC から SOM 上のボード間コネクタまで、およびボード間コネクタからキャリア カード上のペリフェラル デバイスまでの物理トレース長を含める必要があります。

ヒント: SOM のデバイスおよびパッケージ遅延ファイルは、AMD Vivado™ ツールに含まれています。