システム アーキテクチャ - 2023.2 日本語

Versal アダプティブ SoC デザイン ガイド (UG1273)

Document ID
UG1273
Release Date
2023-10-25
Version
2023.2 日本語

AMD Versal™ デバイスは、ターゲットとするアプリケーションや市場の異なる、複数のシリーズで提供されています。すべてのシリーズで共通のコンポーネントもありますが、一部コンポーネントの有無や機能はシリーズによって異なります。主要リソースを次に示します。

  • AI エンジン
  • プログラマブル ロジック (PL)
  • ネットワーク オン チップ (NoC)
  • 高速 I/O (XPIO)
  • 統合メモリ コントローラー (DDR メモリ コントローラー)
  • 広帯域幅メモリ (HBM)
  • プロセッシング システム (PS)
  • プラットフォーム管理コントローラー (PMC)
  • DMA およびキャッシュ コヒーレント インターコネクトを備えた PCIe® 用統合ブロック (CPM)
  • トランシーバー (GT)
  • 高速デバッグ ポート (HSDP)
  • 高速コネクティビティおよび暗号化統合 IP

次の表に示すように、各シリーズには異なる機能が含まれます。各列のヘッダーに記載されたデバイスは、表中にリストされているリソースを備えます。これらのリソースすべてが、全デバイスに含まれるわけではありません。各デバイスの詳細は、 『Versal アーキテクチャおよび製品データシート: 概要』 (DS950) を参照してください。

表 1. Versal デバイス (シリーズ別)
シリーズ AI エッジ AI コア プライム プレミアム HBM
デバイス VE1xxx VE2xxx VC1xxx VC2xxx VM1xxx VM2xxx VP10xx VP1xxx VP2xxx すべて
AI エンジン AIE AIE-ML AIE AIE-ML AIE
プロセッシング システム PS PS PS PS PS PS PS PS PS PS
GTY/GTYP GTY GTYP GTY/GTYP GTYP GTY/GTYP GTYP GTY/GTYP GTY/GTYP GTYP GTYP
GTM 58G 112G 112G 112G 112G
CPM Gen4x16 Gen4x16 Gen4x16 Gen5x8 Gen4x16 Gen5x8 Gen4x4 Gen5x8 Gen5x8 Gen5x8
PCIe Gen4x8 Gen4x8 Gen4x8 Gen5x4 Gen4x8 Gen5x4 Gen4x8 Gen5x4 Gen5x4 Gen5x4
マルチレート イーサネット MAC 40G 100G 100G 100G 100G 100G 100G 100G 100G 100G
600G イーサネット MAC 600G 600G 600G 600G
600G Interlaken 600G 600G 600G 600G
400G 高速暗号化 400G 400G 400G 400G
HBM あり
VDU あり あり

Versal デバイスのアプリケーションは、これらの各リソースの機能を活用できます。デザインを作成、または Versal デバイスにデザインを移行する場合には、アプリケーションの要件を満たすリソースを特定し、それらのリソースにアプリケーションを分割する必要があります。

次の図に、Versal デバイスのレイアウトを示します。

図 1. Versal デバイスのレイアウト

後続のセクションでは、Versal アーキテクチャを構成するブロックを概説します。これらのブロックの詳細は、 『Versal アーキテクチャおよび製品データシート: 概要』 (DS950) を参照してください。