デザインのアドレス マップ - 2023.2 日本語

Versal アダプティブ SoC デザイン ガイド (UG1273)

Document ID
UG1273
Release Date
2023-10-25
Version
2023.2 日本語

Versal アダプティブ SoC は、1 つに統合されたシステム アドレス マップを使用します。すべてのメモリ マップド AXI トランザクションは、このマップに従う必要があります。Versal アダプティブ SoC のシステム アドレス マップには、Versal アダプティブ SoC 内のスレーブのデフォルト アドレス ロケーションが定義されています。アドレス マップは、PL ベースの SmartConnect と NoC に組み込まれています。Vivado IP インテグレーターは、AXI NoC IP のカスタマイズで選択した DDR4 メモリ オプションに基づいて、アドレス領域のベース名、オフセット アドレス、および範囲を自動で判断します。これらのアドレスは、AXI マスターが DDR と通信する際に使用されます。ユーザーは、Vivado IP インテグレーターのアドレス エディターを使用して、デザイン内のすべてのメモリ マップド ブロックに対応するアドレスを選択、または自動で割り当てます。NoC および関連する IP のコンフィギュレーション、およびシステム アドレス マップの詳細は、 『Versal Adaptive SoC Programmable Network on Chip and Integrated Memory Controller LogiCORE IP 製品ガイド』 (PG313) を参照してください。