LPDDR4 コンポーネント メモリ

VCK190 評価ボード ユーザー ガイド (UG1366)

Document ID
UG1366
Release Date
2021-01-07
Revision
1.0 日本語

[図 1、参照番号 3、4]

VCK190 ボードには 2 つの LPDDR4 メモリ システムがあり、それぞれのコンポーネント構成は 2x (1x32 ビット コンポーネント) です。

図 1. LPDDR4 コンポーネント メモリ

XCVC1902 U1 の XPIO トリプレット 2 (バンク 703/704/704) およびトリプレット 4 (バンク 709/710/711) は、それぞれ 2 つの独立した 32 ビット 2GB コンポーネント インターフェイス (1 トリプレットあたり 4GB) をサポートします。

  • メーカー: Micron
  • 製品番号: MT53D512M32D2DS-046 WT:D (デュアル ダイ LPDDR4 SRAM)
  • コンポーネントの説明
    • 16Gb (512Mb x 32)
    • 1.1V 200 ボール WFBGA
    • DDR4-2133

VCK190 XCVC1902 ACAP PL の DDR インターフェイスの性能は、 『Versal プライム シリーズ データシート: DC 特性および AC スイッチ特性』 (DS956) に記載されています。VCK190 ボードの LPDDR4 コンポーネント メモリ インターフェイスは、 『Versal ACAP PCB デザイン ユーザー ガイド』 (UG863) の「DDR4 インターフェイスの PCB 配線ガイドライン」に記載の制約ガイドラインに従っています。VCK190 ボードの DDR4 コンポーネント インターフェイスのインピーダンスは 40Ω です。その他のメモリ インターフェイスの詳細は、 『Versal ACAP メモリ リソース アーキテクチャ マニュアル』 (AM007) を参照してください。メモリ コンポーネントの詳細は、Micron 社のウェブサイト の MT53D512M32D2DS データシートを参照してください。このセクションで説明した各機能と ACAP の接続の詳細は、VCK190 ボードの XDC ファイル (ザイリンクス デザイン制約) を参照してください。