Tandem コンフィギュレーションのデザイン プランニングに関する考慮事項 - 2023.2 日本語

Versal アダプティブ SoC ハードウェア、IP、およびプラットフォーム開発設計手法ガイド (UG1387)

Document ID
UG1387
Release Date
2023-11-15
Version
2023.2 日本語

Tandem コンフィギュレーションは、Versal アダプティブ SoC の電源が安定してから 100 ms 以内に PCIe プロトコルを立ち上げる段階的コンフィギュレーションです。これはステージ 1 のプログラマブル デバイス イメージ (PDI) を使用して達成されます。デバイスのそれ以外の部分 (PL を含む) は、ユーザー アプリケーションによってステージ 2 の PDI としてダウンロードできます。Versal アダプティブ SoC では、Tandem コンフィギュレーションは CPM 統合ブロックを使って実行されます。Tandem コンフィギュレーションは、Tandem PCIe モードと Tandem PROM モードをサポートします。詳細は、 『Versal Adaptive SoC CPM DMA and Bridge Mode for PCI Express 製品ガイド』 (PG347) を参照してください。

以前のアーキテクチャとは異なり、第 1 段階コンフィギュレーション エレメントは CPM 内のハード ブロックです。CIPS IP の CPM 部分には、Tandem コンフィギュレーションをイネーブルにするオプションが含まれます。Tandem PROM または Tandem PCIe を選択できます。プログラマブル デバイス イメージ (PDI) は、2 つのパーティション stage1 および stage2 で構成されています。デザインの stage1 部分には、PMC および CPM のコンフィギュレーションが含まれ、デザインの stage2 部分にはそれ以外のすべてのものが含まれます。Tandem PROM モードを選択すると、stage1 部分と stage2 部分が 1 つの PDI ファイルに生成され、コンフィギュレーション フラッシュ インターフェイスを介して自動的に読み込まれます。Tandem PCIe モードを選択した場合、stage1 PDI ファイルはコンフィギュレーション フラッシュを介して読み込まれ、stage2 PDI は PCIe リンクを介して読み込まれます。Tandem PCIePCIe を介する DFX ソリューションの両方で、デバイスのコンフィギュレーションに追加のデザイン接続とホストの介入が必要です。